5-3 5-3 时序逻辑电路分析与时序逻辑电路分析与设计方法设计方法学习要点:时序电路分析方法 时序逻辑电路分析与时序逻辑电路分析与设计方法设计方法5-3-1 5-3-1 时序逻辑电路的分析方法 时序逻辑电路的分析方法5-3-2 5-3-2 时序逻辑电路的设计方法 时序逻辑电路的设计方法退出 退出时序电路任一时刻的输出状态不仅取决于该时刻的输入状 态,还与前一时刻电路的状态有关,具有记忆功 能。它主要由门电路和触发器构成。描述时序电路功能的方法状态方程、状态转换真值表、状 态转换图和时序图等。根据CP 控制方式不同分为同步:所有触发器的时钟输入端 CP 都连在一起; 异步:触发器受不同时钟控制。5-3-1 时序逻辑电路的分析方法1同步时序逻辑电路的分析方法 基本分析步骤如下: (1)根据逻辑图写方程式。 a )时钟方程 各触发器CP 信号的来源。( 同步电路可以省略) b)输出方程 时序电路的输出逻辑表达式,通常是现态的函数。 c )驱动方程 各触发器输入端的逻辑表达式。 d)状态方程 将驱动方程代入相应触发器的特性方程便得到该触 发器的状态方程。(2)列状态转换真值表。 将电路现态