数字电路与数模混合电路仿真分析2015年4月数字电路仿真 数字电路仿真分析:主要分析数字电路的逻辑和时序。 逻辑:是指数字电路运行时,输入、输出的逻辑关系以及各节点的的逻辑状态。 时序:是指时钟和信号在时间上的顺序关系。数字信号的六种逻辑状态逻辑状态 包含内容0 Low( 低电平) 、false( 假) 、no( 否) 、off( 断)1 High( 高电平) 、true( 真) 、yes( 是) 、on( 通)R Rising(0 到1 的变化过程) F Falling(1 到0 的变化过程) X不确定Z高阻 1 0 R 1 F X Z 0数字信号的逻辑强度 数字仿真过程中,要考虑信号的逻辑状态及逻辑强度。 数字仿真过程中,要考虑信号的逻辑状态及逻辑强度。 逻辑强度分为 逻辑强度分为64 64个级别,从弱到强的顺序为 个级别,从弱到强的顺序为063 063。 。 外加激励信号逻辑强度最强,高阻状态逻辑强度最弱。 外加激励信号逻辑强度最强,高阻状态逻辑强度最弱。 处于禁止态的三态门、输出端集电极开路的器件逻辑强度为 处于禁止态的三态门、输出端集电极开路的器件逻辑强度为Z Z。 。 不同