边沿D触发器介绍边沿D触发器也称为维持-阻塞边沿D触发器。负跳沿触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号。这样,输入端受干扰的时间大大缩短,受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器。电路结构:该触发器由6个与非门组成,其中G和G构成基本RS12触发器。DG1DR(b)图1边沿D触发器的逻辑图和逻辑符号工作原理:S和R接至基本RS触发器的输入端,它们分别是预置和DD清零端,低电平有效。当S=0且R=1时,不论输入端D为何种状态,DD都会使Q=l,Q=0,即触发器置1;当S=1且R=0时,触发器的状态DD为0,S和R通常又称为直接置1和置0端。我们设它们均已加入了DD高电平,不影响电路的工作。工作过程如下:1. CP=0时,与非门G和G封锁,其输出Q=Q=1,触发器的状态3434不变。同时,由于Q至Q和Q至Q的反馈信号将这两个门打开,因