可编程逻辑器件FPGA实验一组合逻辑电路设计1、 掌握中规模数字集成器件的逻辑功能及使用方法2、 熟悉组合逻辑电路的设计方法3、 了解数字可编程器件的应用设计4、 学会QUARTUS软件的基本使用方法二实验器材1、软件:QUARTUSII2、硬件:DE-2实验板,PC机三实验原理利用74283芯片进行加减法运算,(M控制加减法,结果为负数时CO和M的异或输出为1,接二极管亮)并再利用另外一个74283芯片将运算得到的补码输出转换为原码。接着利用7485数据比较器进行数据比较(与9比较),当输出小于9时,利用7485 的AGBO的输出为低电平控制十位输出为0,并控制个位输出为原码输出减0的结果;当输出大于9时AGBO输出为高电平,其可控制十位输出为1,个位输出为原码输出减10的结果。最后十位输出和个位均接7447进行显示。四实验内容1、 设计一个两组四位二进制数的加减运算显示电路。要求:一个控制加减运算的功能按键;两数相加的绝对值不大于15;用两个七段数码管显示算术运算结