杭电数电实验课内题设计答案.docx

上传人:h**** 文档编号:162974 上传时间:2018-07-12 格式:DOCX 页数:30 大小:1.52MB
下载 相关 举报
杭电数电实验课内题设计答案.docx_第1页
第1页 / 共30页
杭电数电实验课内题设计答案.docx_第2页
第2页 / 共30页
杭电数电实验课内题设计答案.docx_第3页
第3页 / 共30页
杭电数电实验课内题设计答案.docx_第4页
第4页 / 共30页
杭电数电实验课内题设计答案.docx_第5页
第5页 / 共30页
点击查看更多>>
资源描述

1、 数字逻辑电路 课内仿真实验 第六章 QuartusII 原理图设计初步 一、 实验目的: 初步了解学习使用 Quartus|软件进行电路自动化设计。 二、 实验仪器: Quartus|软件。 三、 实验内容: 6-1 用 Quartus|库中的宏功能模块 74138 和与非门实现指定逻辑函数 按照 6.3 节和 6.4 节的流程,使用 Quartus|完整图 6-2 电路的设计,包括:创建工程,在原理图编辑窗中绘制此电路,全程编译,对设计进行时序仿真,根据仿真波形说明此电路的功能,引脚锁定编译,编程下载于 FPGA 中进行硬件测试。最后完成实验报告。 1、原理图 2、波形设置 3、仿真波形

2、6-2 用两片 7485 设计一个 8 位比较器 用两片 4 位二进制数值比较器 7485 串联扩展为 8 位比较器,使用 Quartus|完成全部设计和测试,包括创建工程、编辑电路图、全程编译、时序仿真及说明此电路的功能、引脚锁定、编程下载,进行硬件测试。最后完成实验报告。 1、 原理图 2、 波形设置 3、 波形仿真 6-3 设计 8 位串行进位加法器 首先根据图 4-33,用半加器设计一个全加器元件,然后根据图 4-34,在顶层设计中用 8 个 1 位全加器构成 8 位串行进位加法器。给出时序仿真波形并说明之,引脚锁定编译,编程下载于 FPGA 中进行硬件测试,最后完成实验报告,讨论这个

3、加法器的工作速度。 1、 原理图: 半加器 1 位全加器 8 位串行进位全加器 集成后的 8 位串行进位全加器 2、波形设置 3、波形仿真 6-5 设计一个十六进制 7 段显示译码器 用 Verilog 的 case 语句设计一个可以控制显示共阴 7 段数码管的十六进制码 7 段显示译码器。首先给出此译码器的真值表,此译码器有 4 个输入端: D、 C、 B、 A。 D 是最高位, A 是最低位;输出有 8 位: p、 g、 f、 e、 d、 c、 b、 a,其中 p 和 a 分别是最高和最低位, p 控制小数点。对于共阴控制,如果要显示 A,输入 DCBA=1010;若小数点不亮,则输出pg

4、fedcba=01110111=77H,给出时序仿真波形并说 明之,引脚锁定,下载于 FPGA 中对共阴数码管进行硬件测试。 1、 程序代码 2、 电路原理图 3、 波形设置 4、 波形仿真 6-6 设计一个 5 人表决电路 用 case 语句设计一个 5 人表决电路,参加表决者 5 人,同意为 1,不同意为 0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。给出时序仿真波形并说明之,引脚锁定,编程下载硬件测试。最后完成实验报告。 1、 程序代码 2、 电路原理图 3、 波形设置 4、 波形仿真 第八 章 时序电路的自动化设计与分析 8.1.1 根据 8.1.1 节,首先使用 74390 设计一个 2 位十进制计数器,然后使此计数器在新的工程中作为一个可调用的元件,用它构建一个 8 位十进制计数器。给出仿真结果,最后在 FPGA上进行硬件验证。 原理图: 波形仿真设置: 仿真波形: 原理图:

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 复习参考

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。