厦门理工计算机组成原理判断题.doc

上传人:h**** 文档编号:163677 上传时间:2018-07-12 格式:DOC 页数:11 大小:53.50KB
下载 相关 举报
厦门理工计算机组成原理判断题.doc_第1页
第1页 / 共11页
厦门理工计算机组成原理判断题.doc_第2页
第2页 / 共11页
厦门理工计算机组成原理判断题.doc_第3页
第3页 / 共11页
厦门理工计算机组成原理判断题.doc_第4页
第4页 / 共11页
厦门理工计算机组成原理判断题.doc_第5页
第5页 / 共11页
点击查看更多>>
资源描述

1、强化 1 1 在微型计算机广阔的应用领域中,会计电算化应属于科学计算应用方面。 答案:错。会计电算化属于计算机数据处理方面的应用。 2决定计算机计算精度的主要技术指标一般是指计算机的字长。 答案:对。 3计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令。 答案:错。“运算速度”指标的含义是指每秒钟能执行多少条指令。 4利用大规模集成电路技术把计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做单片机。 答案:错。计算机的运算部件和控制部件做在一块集成电路芯片上, 这样的一块芯片叫做微处理器。 强化 3. 1某 R 进位计数制,其左边 1 位的权是其相邻的右边 1

2、 位的权的 R 2 3一个正数的补码和这个数的原码表示一样,但正数的反码就不是该数的原码表示,而是答案:错。一个正数的补码和反码均和这个数的原码表示一样。 4表示定点数时,若要求数值 0 在计算机中惟一地表示为全 0 答案:错。应使用补码或移码表示。 5将补码的符号位 改用多位来表示,就变成变形补码,一个用双符号位表示的变形补码11.1010 答案:错。用双符号位表示的变形补码正数应为 00 6在浮点运算器中,阶码部件可实现加、减、乘、除四种运算。 答案:错。阶码部件可实现加、减运算。 7 8运算器不论是复杂的还是简单的,都有一个状态寄存器,状态寄存器是为计算机提供判答案:对。 9在一台具有

3、80387 协处理器的 PC机中。 CPU 是把 80387 当作外设来读取 80387 的指令。 答案:错。 CPU 与 80387 10在 CPU 答案:错。在并行加法器中,高位的进位依赖于低位。 11全加器和半加器的区别在于是否考虑低位向高位进位。考虑低位向本位有进位的加法器同步 3. 1. 2. 3.浮点数的正负由阶码的正负符号决定 4. 5.浮点运算器的阶码部件可实现加、减、乘、除 4 答案:错。阶码部件只进行阶码相加、相减和比较操作。 6 答案:对。 7 答案:错。加法器是构成运算器的基本部件,为提高运算速度,加法器一般都采用并行加法器。 强化 4. 1存储 答案:错。 存储器是计

4、算机中存放程序和数据的设备。 2动态 RAM 和静态 RAM 3 CPU 访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的答案:错。 CPU 访问存储器的时间是基本固定的,与容量无关,而是由存储元的材料决定的。 4因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此 EPROM 做成的存答案:错。半导体存储器加电后才能存储 数据,断电后数据丢失,这是指 RAM。而 EPROM5目前大多数个人计算机中可配置的内存容量仅受地址总线位数限制。 答案:错。内存容量不仅受地址总线位数限制,还受寻址方式、操作系统的存储管理方式等限制。 6 答案:错。刷新不仅仅因为存储器是破

5、坏性读出,还在于动态存储器在存储数据时,若存储器不做任何操作,电荷也会泄漏,为保证数据的正确性,必须使数据周期性地再生,即刷新。7一般情况下, ROM 和 RAM 答案:对。在计算机设计中,往往把 RAM 和 ROM 的整体作主存。因此, RAM 和 ROM 一般是统一编址的。 8多体交叉存储器是为了解决由于主存太大,而将一个主存体分成多个独立存储体的一种技术。 答案:错。多体交叉存储器是为了解决主存速度问题,而将一个主存体分成多个独立存储体以提高存取速度的一种技术。 9在计算机中,存储器是数据传送的中心,但访问存储器的请求是由 CPU 或 I/O 所发出的。10 CPU 中通常都设置 若干个

6、寄存器,这些寄存器与主存统一编址。访问这些寄存器的指令答案:错。机器中的寄存器常常是独立编址的,因此访问寄存器的指令格式与访问存储器的指令格式不同。 11同 SRAM 相比,由于 DRAM SRAM 不需要刷新是由于电路的构成不同。它是依靠电源维持运行,而 DRAM 是依靠电容维持状态,所以 SRAM12双极型 RAM 答案:错。双极型 RAM 存取速度快,但集成度低。 13目前常用的 EPROM 是 用浮动栅雪崩注入型 MOS 管构成,称为 FAMOS 型 EPROM,该类型的 EPROM 出厂时存储的全是“ 1 同步 4. 1计算机的内存由 RAM 和 ROM 2微机使用过程中,如果突然断

7、电, RAM 和 ROM 答案:错。 RAM 中保存的信息在断电后会丢失,而 ROM 中保存的信息在断电后不受影响。3半导体 ROM 4 答案:错。多体交叉存储器主要是为 5由于 DRAM 6一台具有 16 位地址线的计算机,它的主存容量可以大于 64KB。 答案: 错。具有 16 位地址线的计算机,它的主存容量最大只能为 64KB 强化 5.1. 2堆栈是由若干连续存储单元组成的先进先出存储区。 3.RISC 较传统的 CISC 的 CPU 存储器操作指令更丰富,功能更强。 答案:错。 RISC 4. 5程序计数器 PC 6 答案:错。内存地址寄存器用来指示从内存中取数据或指令。 7 8处理

8、大量输入输出数据的计 答案:错。可以用二进制运算指令处理输入输出数据,然后编程将运算结果转为十进制输出。 9 10在计算机的指令系统中,真正必须的指令数是不多的,其余的指令都是为了提高机器速11扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指12转移类指令能改变指令执行顺序,因此,执行这类指令时, PC 和 SP 的值都将发生变化。答案:错。执行这类指令时, SP 13 RISC 14新设计的 RISC,为了实现其兼容性,是从原来 CISC 系统的指令系统中挑选一部分简单15 RISC 答案:错。 RISC 同步 5. 1 执行指令时,指令在内存中的地址存放在指令寄

9、存器中。 2没有设置乘、除法指令的计算机系统中,就不能实现乘、除法运算。 答案:错。在没有设置乘、除法指令的计算机系统中,可通过加、减、移位等运算实现乘、3计算机指令是指挥 CPU 4 答案:错。不设置浮点运算指令的计算机,仍可用于科学计算,只是要增加编程量且速度不很快。 5采用 RISC技术后,计算机的 答案:错。 RISC计算机的体系结构只是相对 CISC机要简单些。 强化 6.1 2引入微程序机器级,使 CPU 的硬件电路更为简单,可以使 CPU 的指令系统功能更强。 3 答案:错。 4在 CPU 中,译码器主要用在运算器中挑选多路输入数据中的某一路数据送到 ALU 答案:错。在 CPU

10、 中,译码器主 要用于指令的译码、寻址模式的译码及操作数地址的译码。 5 6 7 同步 6.1每一条微指令都只是包含一条微命令。 2 3 4 答案:错。计算机的运算速度首先与主频有关,主频越高运算速度越快。其次是字长,字长越长,单位时间内完成的数据运算就越多,运算速度就越快。最后是计算机的体系结构,体系结构合理,同样器件的整机速度就快,比如存储器采用分级结构,处理机采用流水线结构、多机结构,都是为了提高计算机 整机的运算速度和效率而做的体系结构方面的改进。所以,不能说机器的主频最快,机器的速度就最快。 5引入微程序机器级,使计算机的 CPU 更为简单,可以组成功能更强的指令系统,从而加快了 C

11、PU 答案:错。引入微程序机器级,使计算机的 CPU 更为简单,可以组成功能更强的指令系统,强化 7. 1 Cache 答案:错。 Cache 不是内存的一部分,它可由指令直接访问。 2引入虚拟存储系统的目 答案:错。引入虚拟存储系统的目的,是为了扩大内存的容量。 3采用虚拟存储器技术,用户编写的应用程序其地址空间是连续的。 4 5机器刚加电时 Cache 无内容,在程序运行过程中 CPU 初次访问存储器某单元时,信息由存储器向 CPU 传送的同时传送到 Cache;当再次访问该单元时即可从 Cache 取得信息(假设没有被替换)。 6在虚拟存储器中,逻辑地址转换成物理地址是 由硬件实现的,仅

12、在页面失效时才由操作7内存与外存都能直接向 CPU 答案:错。外存不能直接向 CPU 提供数据, CPU 需要数据时向主存发出请求,若主存中无此数据,由存储管理软件从辅存中调入,然后再提供给 CPU 同步 7.1 CPU 向存储器执行写操作时,为了使 Cache 内容和主存的内容保持一致, 采用写直达(写通)法,可同时写入 Cache 和主存中 。 2 Cache 与主存统一编址,即主存空间的某一部分属于 Cache。 答案:错。 Cache 是单独编址的,它不是主存的一部分,比主存的存取速度要快一个数量级。 3在虚拟存储器中,辅助存储器与主存储器以相同的方式工作,因此允许程序员用比主空间大得

13、多的辅助空间编程,并不是因为辅助存储器与主存的工作方式相同,而是因为在主4 5 Cache 强化 8. 1 2 3 CD ROM 4高数据传输率 CD ROM 5 答案:错。半导体集成电路的发展,使 CPU 和主存的造价降低,而外部设备在硬件系统中同步 8. 1 2 答案:错。移动磁头硬盘存储器存取数据时磁头 在磁盘盘面上径向移动,磁头与盘面不接触,强化 9. 1 2显示刷新存储器由 RAM 3 4 5 答案:错。语音合成器作为输出设备可以将计算 6 7 8 9 同步 9. 1 2 答案:错。图像显示器的分辨率比兼容的图形显示器的分辨率更高,因此画面的真实感更强。3字符发生器是存放 ASCII

14、 字符点阵的存储器,汉字也是由点阵构成的,因此,能处理汉答案:错。能处理汉字的计算机,其汉字点阵可用字符发生器产生,称硬字库,但现在一般采用软字库。 4键盘属于输入设备,但显示器上显示的内容既有机器输出的结果,又有用户通过键盘输答案:错。显示器无论是输出机器的结果还是输出键盘输入的内容均是向用户输出信息,所强化 10. 1. 在计 2.全双工工作方式可以在两个方向传送信息,但是在同一时刻,只能工作在一个方向上传送答案:错。全双工工作方式可以在两个方向同时传送信息。 3半双工工作方式是可以在两个方向传送信息,但是在同一时刻只能工作在一个方向上传答案:对。 4组成总线不仅要有传输信息的传输线,还应

15、有实现总线控制的器件,即总线缓冲器和总答案:对。 5大多数微型计算机的总线由地址总线、数据总线和控制总线组成,因此,它们是三总线6 DMA 控制器和 CPU 答案:错。 DMA 控制器和 CPU 7 答案:错。如果 CPU 关中断,则优先级高的中断请求也不能中断另一个中断处理程序的执行。 8一个通道可以连接多个外部设备控制器,一个外部设备 控制器可以管理一台或多台外部设备。 答案:错。一个通道可以连接多个外部设备控制器,但一个外部设备控制器只能管理一台外9 答案:错。 CPU 不允许中断才为关中断。 10 11 DMA 答案:错。 DMA 是主存与高速外设之间交换数据的方式,它不能用于主存与主存之间的数12 答案: 错。级别最高的中断不一定是不可屏蔽中断,这与机器的设计有关。例如,在 PCXT 13 CPU 14 答案:对。 15为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须答案:对。 16中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统( CPU 提供多条中断请求输入线)才 17 18 CPU 可任选 CPU 停止法,即总线周期挪用法或总线周期分时法来实现 DMA 同步 10. 1中断屏蔽的作用是可以临时改变中断优先处理权。 答案:对。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 复习参考

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。