计算机组成原理期末考试习题及答案.doc

上传人:h**** 文档编号:168406 上传时间:2018-07-13 格式:DOC 页数:70 大小:3.22MB
下载 相关 举报
计算机组成原理期末考试习题及答案.doc_第1页
第1页 / 共70页
计算机组成原理期末考试习题及答案.doc_第2页
第2页 / 共70页
计算机组成原理期末考试习题及答案.doc_第3页
第3页 / 共70页
计算机组成原理期末考试习题及答案.doc_第4页
第4页 / 共70页
计算机组成原理期末考试习题及答案.doc_第5页
第5页 / 共70页
点击查看更多>>
资源描述

1、 1 计算机组成原理练习题 一、 单项选择题 1 CPU 响应中断的时间是 _C_。 A中断源提出请求; B取指周期结束; C执行周期结束; D间址周期结束。 2下列说法中 _C_是正确的。 A加法指令的执行周期一定要访存; B加法指令的执行周期一定不访存; C指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3垂直型微指令的特点是 _C_。 A微 指令格式垂直表示; B控制信号经过编码产生; C采用微操作码; D采用微指令码。 4基址寻址方式中,操作数的有效地址是 _A_。 A基址寄存器内容加上形式地址(位移量); B

2、程序计数器内容加上形式地址; C变址寄存器内容加上形式地址; D寄存器内容加上形式地址。 5常用的虚拟存储器寻址系统由 _A_两级存储器组成。 A主存辅存; B Cache主存; C Cache辅存; D主存 硬盘。 6 DMA访问主存时,让 CPU处于等待状态,等 DMA的一批数据访问结束后, CPU再恢复工作,这种情况称作 _A_。 A停止 CPU访问主存; B周期挪用; C DMA与 CPU交替访问; D DMA。 7在运算器中不包含 _D_。 A状态寄存器; B数据总线; C ALU; D地址寄存器。 8计算机操作的最小单位时间是 _A_。 A时钟周期; B指令周期; C CPU周期;

3、 D中断 周期。 9用以指定待执行指令所在地址的是 _C_。 A指令寄存器; B数据计数器; C程序计数器; D累加器。 10下列描述中 _B_是正确的。 A控制器能理解、解释并执行所有的指令及存储结果; B一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C所有的数据运算都在 CPU的控制器中完成; D以上答案都正确。 11总线通信中的同步控制是 _B_。 A只适合于 CPU控制的方式; B由统一时序控制的方式; C只适合于外围设 备控制的方式; D只适合于主存。 2 12一个 16K 32位的存储器,其地址线和数据线的总和是 _B_。 A 48; B 46; C 36; D 32。

4、 13某计算机字长是 16位,它的存储容量是 1MB,按字编址,它的寻址范围是_A_。 A 512K; B 1M; C 512KB; D 1MB。 14以下 _B_是错误的。 A中断服务程序可以是操作系统模块; B中断向量就是中断服务程序的入口地址; C中断向量法可以提高识别中断源的速度; D软件查询 法和硬件法都能找到中断服务程序的入口地址。 15浮点数的表示范围和精度取决于 _C_ 。 A阶码的位数和尾数的机器数形式; B阶码的机器数形式和尾数的位数; C阶码的位数和尾数的位数; D阶码的机器数形式和尾数的机器数形式。 16响应中断请求的条件是 _B_。 A外设提出中断; B外设工作完成和

5、系统允许时; C外设工作完成和中断标记触发器为 “ 1” 时; D CPU提出中断。 17以下叙述中 _B_是错误的。 A取指令操作是控制器固有的功能,不需要 在操作码控制下完成; B所有指令的取指令操作都是相同的; C在指令长度相同的情况下,所有指令的取指操作都是相同的; D一条指令包含取指、分析、执行三个阶段。 18下列叙述中 _A_是错误的。 A采用微程序控制器的处理器称为微处理器; B在微指令编码中,编码效率最低的是直接编码方式; C在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短; D CMAR是控制器中存储地址寄存器。 19中断向量可提供 _C_。 A被选中设备的地址;

6、B传送数据的起始 地址; C中断服务程序入口地址; D主程序的断点地址。 20在中断周期中,将允许中断触发器置 “ 0” 的操作由 _A_完成。 A硬件; B关中断指令; C开中断指令; D软件。 21冯诺伊曼机工作方式的基本特点是 _B_。 A多指令流单数据流; B按地址访问并顺序执行指令; C堆栈操作; D存储器按内容选择地址。 22程序控制类指令的功能是 _C_。 A进行主存和 CPU之间的数据传送; B进行 CPU和设备之间的数据传送; C 改变程序执行的顺序; 3 D一定是自动加 +1。 23水平型微指令的特点是 _A_。 A一次可以完成多个操作; B微指令的操作控制字段不进行编码;

7、 C微指令的格式简短; D微指令的格式较长。 24存储字长是指 _B_。 A存放在一个存储单元中的二进制代码组合; B存放在一个存储单元中的二进制代码位数; C存储单元的个数; D机器指令的位数。 25 CPU通过 _B_启动通道。 A执行通道命令; B执行 I/O指令; C发出中断请求; D 程序查询。 26对有关数据加以分类、统计、分析,这属于计算机在 _C_方面的应用。 A数值计算; B辅助设计; C数据处理; D实时控制。 27总线中地址线的作用是 _C_。 A只用于选择存储器单元; B由设备向主机提供地址; C用于选择指定存储器单元和 I/O设备接口电路的地址; D即传送地址又传送数

8、据。 28总线的异步通信方式 _A_。 A不采用时钟信号,只采用握手信号; B既采用时钟信号,又采用握手信号; C既不采用时钟信号,又不 采用握手信号; D既采用时钟信号,又采用握手信号。 29存储周期是指 _C_。 A存储器的写入时间; B存储器进行连续写操作允许的最短间隔时间; C存储器进行连续读或写操作所允许的最短间隔时间; D指令执行时间。 30在程序的执行过程中, Cache与主存的地址映射是由 _C_。 A操作系统来管理的; B程序员调度的; C由硬件自动完成的; D用户软件完成。 31以下叙述 _C_是正确的。 A外部设备一旦发出中断请求,便立即得到 CPU的响应 ; B外部设备

9、一旦发出中断请求, CPU应立即响应; 4 C中断方式一般用于处理随机出现的服务请求; D程序查询用于键盘中断。 32加法器采用先行进位的目的是 _C_ 。 A优化加法器的结构; B节省器材; C加速传递进位信号; D增强加法器结构。 33变址寻址方式中,操作数的有效地址是 _C_。 A基址寄存器内容加上形式地址(位移量); B程序计数器内容加上形式地址; C变址寄存器内容加上形式地址; D寄存器内容加上形式地址。 34指令寄存器的 位数取决于 _B_。 A存储器的容量; B指令字长; C机器字长; D存储字长。 35在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于_A_。 A

10、同步控制; B异步控制; C联合控制; D人工控制。 36下列叙述中 _B_是正确的。 A控制器产生的所有控制信号称为微指令; B微程序控制器比硬连线控制器更加灵活; C微处理器的程序称为微程序; D指令就是微指令。 37 CPU中的译码器主要用于 _B_ 。 A 地址译码; B指令译码; C选择多路数据至 ALU; D数据译码。 38直接寻址的无条件转移指令功能是将指令中的地址码送入 _A_。 A PC; B地址寄存器; C累加器; D ALU。 39 DMA方式的接口电路中有程序中断部件,其作用是 _C_。 A实现数据传送; B向 CPU提出总线使用权; C向 CPU提出传输结束; D发中

11、断请求。 40下列器件中存取速度最快的是 _C_ 。 5 A Cache; B主存; C寄存器; D 辅存。 41直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是 _C_。 A直接、立即、间接; B直接、间接、立即; C立即、直接、间接; D立即、间接、直接。 42存放欲执行指令的寄存器是 _D_。 A MAR; B PC; C MDR; D IR。 43在独立请求方式下,若有 N个设备,则 _B_。 A有一个总线请求信号和一个总线响应信号; B有 N个总线请求信号和 N个总线响应信号; C有一个总线请求信号和 N个总线响应信号; D有 N个总线请求信号和一个总线响应信号。 44下

12、述说法中 _C_是正确的。 A半导体 RAM信息可读可写,且断电后仍能保持记忆; B半导体 RAM是易失性 RAM,而静态 RAM中的存储信息是不易失的; C半导体 RAM是易失性 RAM,而静态 RAM只有在电源不掉时,所存信息是不易失的。 45 DMA访问主存时,向 CPU发出请求,获得总线使用权时再进行访存,这种情况称作 _B_。 A停止 CPU访问主存; B周期挪用; C DMA与 CPU交替访问; D DMA。 46计算机中表示 地址时,采用 _D_ 。 A原码; B补码; C反码; D无符号数。 47采用变址寻址可扩大寻址范围,且 _C_。 A变址寄存器内容由用户确定,在程序执行过

13、程中不可变; B变址寄存器内容由操作系统确定,在程序执行过程中可变; C变址寄存器内容由用户确定,在程序执行过程中可变; D变址寄存器内容由操作系统确定,在程序执行过程不中可变; 48由编译程序将多条指令组合成一条指令,这种技术称做 _C_。 A超标量技术; B超流水线技术; C超长 指令字技术; D超字长。 49计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用_C_控制方式。 A延长机器周期内节拍数的; 6 B异步; C中央与局部控制相结合的; D同步; 50微程序放在 _B_中。 A存储器控制器; B控制存储器; C主存储器; D Cache。 51在 CPU的寄存器中,

14、_B_对用户是完全透明的。 A程序计数器; B指令寄存器; C状态寄存器; D通用寄存器。 52运算器由许多部件组成, 其核心部分是 _B_。 A数据总线; B算术逻辑运算单元; C累加寄存器; D多路开关。 53 DMA接口 _B_。 A可以用于主存与主存之间的数据交换; B内有中断机制; C内有中断机制,可以处理异常情况; D内无中断机制 54 CPU响应中断的时间是 _C_。 A中断源提出请求; B取指周期结束; C执行周期结束; D间址周期结束。 55直接寻址的无条件转移指令功能是将指令中的地址码送入 _A_。 A PC; B地址寄 存器; C累加器; D ALU。 56三种集中式总线

15、控制中, _A_方式对电路故障最敏感。 A链式查询; B计数器定时查询; C独立请求; D以上都不对。 57一个 16K32 位的存储器,其地址线和数据线的总和是 _B_。 A 48; B 46; C 36; D 32 58以下叙述中错误的是 _B_。 7 A指令周期的第一个操作是取指令; B为了进行取指令操作,控制器需要得到相应的指令; C取指令操作是控制器自动进行的; D指令第一字 节含操作码。 59主存和 CPU之间增加高速缓冲存储器的目的是 _A_。 A解决 CPU和主存之间的速度匹配问题; B扩大主存容量; C既扩大主存容量,又提高了存取速度; D扩大辅存容量。 60以下叙述 _A_

16、是错误的。 A一个更高级的中断请求一定可以中断另一个中断处理程序的执行; B DMA和 CPU必须分时使用总线; C DMA的数据传送不需 CPU控制; D DMA中有中断机制。 61一条指令中包含的信息有 _C_ 。 A操作码、控制码; B操作码 、向量地址; C操作码、地址码。 62在各种异步通信方式中, _C_速度最快。 A全互锁; B半互锁; C不互锁。 63一个 512KB的存储器,其地址线和数据线的总和是 _C_。 A 17; B 19; C 27。 64在下列因素中,与 Cache的命中率无关的是 _C_。 A Cache块的大小; B Cache的容量; C主存的存取时间。 6

17、5在计数器定时查询方式下,若计数从 0开始,则 _A_。 A设备号小的优先级高; B每个 设备使用总线的机会相等; C设备号大的优先级高。 66 Cache的地址映象中,若主存中的任一块均可映射到 Cache内的任一块的位置上,称作 _B_ 。 A直接映象; B全相联映象; C组相联映象。 67中断服务程序的最后一条指令是 _C_。 A转移指令; B出栈指令; C中断返回指令。 68微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制(编码)8 方式是 _B_。 A字段直接编码; B直接编码; C混合编码。 69在取指令操 作之后,程序计数器中存放的是 _C_。 A当前指令的地址; B

18、程序中指令的数量; C下一条指令的地址。 70以下叙述中 _A_是正确的。 A RISC机一定采用流水技术; B采用流水技术的机器一定是 RISC机; C CISC机一定不采用流水技术。 71在一地址格式的指令中,下列 是正确的 _B_。 A仅有一个操作数,其地址由指令的地址码提供; B可能有一个操作数,也可能有两个操作数; C一定有两个操作数,另一个是隐含的。 72在浮点机中,判断原码 规格化形式的原则是 _B_。 A尾数的符号位与第一数位不同; B尾数的第一数位为 1,数符任意; C尾数的符号位与第一数位相同; D阶符与数符不同。 73 I/O采用不统一编址时,进行输入输出操作的指令是 _

19、C_。 A控制指令; B访存指令; C输入输出指令。 74设机器字长为 64位,存储容量为 128MB,若按字编址,它的寻址范围是_B_ 。 A 16MB; B 16M; C 32M。 75 _B_寻址便于处理数组问题。 A间接寻址; B变址寻址; C相对寻址。 76超标量技术是 _B_。 A缩短原来流水线的处理器周期; B在每个时钟周期内同时并发多条指令; C把多条能并行操作的指令组合成一条具有多个操作码字段的指令。 77以下叙述中 _B_是错误的。 A取指令操作是控制器固有的功能,不需要在操作码控制下完成; B所有指令的取指令操作都是相同的; C在指令长度相同的情况下,所有指令的取指操作都

20、是相同的。 78 I/O与主机交换信息的方式中,中断方式的特点是 _B_。 A CPU与设备串行工作,传送与主程序串行工作; 9 B CPU与设备并行工作,传送与主程序串行工作; C CPU与设备并行工作,传送与主程序并行工作。 79设寄存器内容为 11111111,若它等于 +127,则为 _D_。 A原码; B补码; C反码; D移码。 80设机器数采用补码形式(含 l位符号位),若寄存器内容为 9BH,则对应的十进制数为 _C_。 A -27; B -97; C -101; D 155。 81设寄存器内容为 80H,若它对应的真值是 127,则 该机器数是 _。 A原码; B补码; C反

21、码; D移码。 82下列叙述中 _是正确的。 A程序中断方式中有中断请求, DMA方式中没有中断请求; B程序中断方式和 DMA方式中实现数据传送都需中断请求; C程序中断方式和 DMA方式中都有中断请求,但目的不同; D DMA要等到指令周期结束时才进行周期窃取。 83设机器数字长为 32位,一个容量为 16MB的存储器, CPU按半字寻址,其寻址范围是 _。 A 224; B 223; C 222; D 221。 84在中断接口电路中,向量地址可通过 _B_送至 CPU。 A地址线; B数据线; C控制线; D状态线。 85在程序的执行过程中, Cache与主存的地址映象是由 _D_。 A

22、程序员调度的; B操作系统管理的; C由程序员和操作系统共同协调完成的; D硬件自动完成的。 86总线复用方式可以 _C_。 A提高总线的传输带宽; B增加总线的功能; C减少总线中信号线的数量; D提高 CUP利用率。 10 87下列说法中正确的是 _C_。 A Cache与主存统一编址, Cache的地址空间是主存地址空间的一部分; B主存储器只由易失性的随机读写存储器构成; C单体多字存储器主要解决访存速度的问题; D Cache不与主存统一编址, Cache的地址空间不是主存地址空间的一部分。 88在采用增量计数器法的微指令中,下一条微指令的地址 _B_。 A在当前的微指令中; B在微

23、指令地址计数器中; C在程序计数器; D在 CPU中。 89由于 CPU内部操作的速度较快,而 CPU访问一次存储器的时间较长, 因此机器周期通常由 _B_来确定。 A指令周期; B存取周期; C间址周期; D执行周期。 90 RISC机器 _B_。 A不一定采用流水技术; B一定采用流水技术; C CPU配备很少的通用寄存器; D CPU配备很多的通用寄存器。 91在下列寻址方式中, _B_寻址方式需要先计算,再访问主存。 A立即; B变址; C间接; D直接。 92在浮点机中,判断补码规格化形式的原则是 _C_。 A尾数的第一数位为 1,数符任意; B尾数的符号位与第一数位相同; C尾数的符号位与第一数位不同; D阶符与数符不同。 93 I/O采用统一编址时,进行输入输出操作的指令是 _B_。 A控制指令; B访存指令; C输入输出指令; D程序指令。 94设机器字长为 32位,存储容量为 16MB,若按双字编址,其寻址范围是 _B_。 A 8MB; B 2M; C 4M; D 16M。 95 _C_寻址对于实现程序浮动提供了较好的支持。 A间接寻址; B变址寻址;

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 复习参考

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。