常见电子类硬件笔试题整理含答案.doc

上传人:h**** 文档编号:1999248 上传时间:2019-03-26 格式:DOC 页数:10 大小:190KB
下载 相关 举报
常见电子类硬件笔试题整理含答案.doc_第1页
第1页 / 共10页
常见电子类硬件笔试题整理含答案.doc_第2页
第2页 / 共10页
常见电子类硬件笔试题整理含答案.doc_第3页
第3页 / 共10页
常见电子类硬件笔试题整理含答案.doc_第4页
第4页 / 共10页
常见电子类硬件笔试题整理含答案.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、1硬件笔试题模拟电路1、基尔霍夫定理的内容是什么?基尔霍夫定律包括电流定律和电压定律电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。2、描述反馈电路的概念,列举他们的应用。反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。电压负反馈的特点:电路的输出电压趋向于维持

2、恒定。电流负反馈的特点:电路的输出电流趋向于维持恒定。3、有源滤波器和无源滤波器的区别无源滤波器:这种电路主要有无源组件 R、L 和 C 组成有源滤波器:集成运放和 R、C 组成,具有不用电感、体积小、重量轻等优点。集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。数字电路1、同步电路和异步电路的区别是什么?同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。异步电路:电路没有统一的时钟,有些触发器的时钟输入端与

3、时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。2、什么是“线与“逻辑,要实现它,在硬件特性上有什么具体要求?将两个门电路的输出端并联以实现与逻辑的功能成为线与。在硬件上,要用 OC 门来实现,同时在输出端口加一个上拉电阻。由于不用 OC 门可能使灌电流过大,而烧坏逻辑门。3、解释 setup 和 hold time violation,画图说明,并说明解决办法。 (威盛 VIA2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不

4、变的时间。输入信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个 T 就是建立时间-Setup time.如不满足 setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果 hold time 不够,数据同样不能被打入触发器。建立时间(Setup Time)和保持时间(Hold time) 。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分

5、别被称为建立时间裕量和保持时间裕量。4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。25、名词:SRAM、SSRAM、SDRAMSRAM:静态 RAMDRAM:动态 RAMSSRAM:Synchronous Static Random Access Memory 同步静态随机访问存储器。它的一种类型的SRAM。 SSRAM 的所有访问都在时钟的上升/ 下降沿启动。地址、数据输入和

6、其它控制信号均于时钟信号相关。这一点与异步 SRAM 不同,异步 SRAM 的访问独立于时钟,数据输入和输出都由地址的变化控制。SDRAM:Synchronous DRAM 同步动态随机存储器6、FPGA 和 ASIC 的概念,他们的区别。 (未知) 答案:FPGA 是可编程 ASIC。 ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它 ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测

7、试、质量稳定以及可实时在线检验等优点。7、什么叫做 OTP 片、掩膜片,两者的区别何在?OTP means one time program,一次性编程MTP means multi time program,多次性编程OTP(One Time Program)是 MCU 的一种存储器类型MCU 按其存储器类型可分为 MASK(掩模)ROM、OTP( 一次性可编程 )ROM、FLASHROM 等类型。MASKROM 的 MCU 价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;FALSHROM 的 MCU 程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发

8、用途;OTP ROM 的 MCU 价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。8、单片机上电后没有运转,首先要检查什么?首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的 IO 口电平,按住复位键不放,然后测量 IO 口(没接外部上拉

9、的 P0 口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。另外还要注意的地方是,如果使用片内 ROM 的话(大部分情况下如此,现在已经很少有用外部扩 ROM 的了) ,一定要将 EA 引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为 EA 引脚没拉高的缘故(当然,晶振没起振也是原因只一) 。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个 0.1uF 的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如 220uF 的。遇到系统不稳定

10、时,就可以并上电容试试(越靠近芯片越好) 。数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。由于异步电路具有下列优点-无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性-因此近年来对异步电路研究增加快速,论文发表数以倍增,而 Intel Pentium 4 处理器设计,也开始采用异步

11、电路设计。异步电路主要是组合逻辑电路,用于产生地址译码器、或的读写控制信号脉冲,其逻辑输出与任何时3钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。3、什么是“线与“逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用 oc 门来实现(漏极或者集电极开路),由于不用oc 门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线

12、或则是下拉电阻)4、什么是 Setup 和 Holdup 时间?(汉王笔试)5、setup 和 holdup 时间,区别.(南山之桥)6、解释 setup time 和 hold time 的定义和在时钟信号延迟时的变化。(未知)7、解释 setup 和 hold time violation,画图说明,并说明解决办法。(威盛 VIA 2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个 T 就是建立时间-S

13、etup time.如不满足 setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果 hold time 不够,数据同样不能被打入触发器。建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么 DFF 将不能正确地采样到数据,将会出现metastability 的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间

14、,那么超过量就分别被称为建立时间裕量和保持时间裕量。8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。10、你知道那些常用逻辑电平?TTL 与 COMS 电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL 和 CMOS 不可以直接互连,由于 TTL 是在 0.3-3.6V

15、之间,而 CMOS 则是有在 12V的有在 5V 的。CMOS 输出接到 TTL 是可以直接互连。TTL 接到 CMOS 需要在输出端口加一上拉电阻接到 5V 或者 12V。cmos 的高低电平分别为:Vih=0.7VDD,Vil=0.9VDD,Vol=2.0v,Vil=2.4v,VolT+T2max,T3holdT1min+T2min17、给出某个一般时序电路的图,有 Tsetup,Tdelay,Tck-q,还有 clock 的 delay,写出决定最大时钟的因素,同时给出表达式。(威盛 VIA 2003.11.06 上海笔试试题)T+TclkdealyTsetup+Tco+Tdelay;T

16、holdTclkdelay+Tco+Tdelay;18、说说静态、动态时序模拟的优缺点。(威盛 VIA 2003.11.06 上海笔试试题)静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。动态时序模拟就是通常的仿真,因为不可能产生完备的

17、测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题;19、一个四级的 Mux,其中第二级信号为关键信号 如何改善 timing。(威盛 VIA2003.11.06 上海笔试试题)关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。(未知)21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。(未知)22、卡诺图写出逻辑表达使。(威盛 VIA 2003.11.06 上海笔试

18、试题)23、化简 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)卡诺图化简:一般是四输入,记住 00 01 11 10 顺序,0 1 3 24 5 7 612 13 15 1458 9 11 1024、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain theoperation region of PMOS and NMOS

19、 for each segment of the transfer curve? (威盛笔试题 circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、为什么一个标准的倒相器中 P 管的宽长比要比 N 管的宽长比大?(仕兰微电子)和载流子有关,P 管是空穴导电,N 管电子导电,电子的迁移率大于空穴,同样的电场下,N 管的

20、电流大于 P 管,因此要增大 P 管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电放电的时间相等27、用 mos 管搭出一个二输入与非门。(扬智电子笔试)28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。(威盛笔试题 circuit design-beijing-03.11.09)29、画出

21、NOT,NAND,NOR 的符号,真值表,还有 transistor level 的电路。(Infineon 笔试) 30、画出 CMOS 的图,画出 tow-to-one mux gate。(威盛 VIA 2003.11.06 上海笔试试题)31、用一个二选一 mux 和一个 inv 实现异或。(飞利浦大唐笔试)input a,b;output c;assign c=a?(b):(b);32、画出 Y=A*B+C 的 cmos 电路图。(科广试题)33、用逻辑们和 cmos 电路实现 ab+cd。(飞利浦大唐笔试)34、画出 CMOS 电路的晶体管级电路图,实现 Y=A*B+C(D+E)。(

22、仕兰微电子)以上均为画 COMS 电路图,实现一给定的逻辑表达式,。35、利用 4 选 1 实现 F(x,y,z)=xz+yz。(未知)x,y 作为 4 选 1 的数据选择输入,四个数据输入端分别是 z 或者 z 的反相,0,136、给一个表达式 f=xxxx+xxxx+xxxxx+xxxx 用最少数量的与非门实现(实际上就是化 化成最小项之和的形式后根据(A*B)*((C*D))=AB+CD37、给出一个简单的由多个 NOT,NAND,NOR 组成的原理图,根据输入波形画出各点波形。(Infineon 笔试)思路:得出逻辑表达式,然后根据输入计算输出38、为了实现逻辑(A XOR B)OR

23、(C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)39、用与非门等设计全加法器。(华为)40、给出两个门电路让你分析异同。(华为)41、用简单电路实现,当 A 为输入时,输出 B 波形为(仕兰微电子)写逻辑表达式,然后化简42、A,B,C,D,E 进行投票,多数服从少数,输出是 F(也就是如果 A,B,C,D,E 中 1 的个数比 0多,那么 F 输出为 1,否则 F 为 0),用与非门实现,输入数目没有限制。(未知)写逻辑表达式,然后化简43、用波形表示 D 触发器的功能。(扬智电子笔试)e

24、asy44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)45、用逻辑们画出 D 触发器。(威盛 VIA 2003.11.06 上海笔试试题)46、画出 DFF 的结构图,用 verilog 实现之。(威盛)47、画出一种 CMOS 的 D 锁存器的电路图和版图。(未知)48、D 触发器和 D 锁存器的区别。(新太硬件面试)649、简述 latch 和 filp-flop 的异同。(未知)50、LATCH 和 DFF 的概念和区别。(未知)51、latch 与 register 的区别,为什么现在多用 register.行为级描述中 latch 如何产生的。(南山之桥)latch 是电平触

25、发,register 是边沿触发,register 在同一时钟边沿触发下动作,符合同步电路的设计思想,而 latch 则属于异步电路设计,往往会导致时序分析困难,不适当的应用 latch 则会大量浪费芯片资源。52、用 D 触发器做个二分频的电路.又问什么是状态图。(华为)53、请画出用 D 触发器实现 2 倍分频的逻辑电路?(汉王笔试)54、怎样用 D 触发器、与或非门组成二分频电路?(东信笔试)直接 D 触发器 Q 反相输出接到数据输入55、How many flip-flop circuits are needed to divide by 16? (Intel) 16 分频?456、用

26、 filp-flop 和 logic-gate 设计一个 1 位加法器,输入 carryin 和 current-stage,输出carryout 和 next-stage. 57、用 D 触发器做个 4 进制的计数。(华为)58、实现 N 位 Johnson Counter,N=5。(南山之桥)59、用你熟悉的设计方式设计一个可预置初值的 7 进制循环计数器,15 进制的呢?(仕兰微电子)60、数字电路设计当然必问 Verilog/VHDL,如设计计数器。(未知)61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)非阻塞赋值:块内的赋值语句同时赋值,一般用在时序电路描述中

27、阻塞赋值:完成该赋值语句后才能做下一句的操作,一般用在组合逻辑描述中62、写异步 D 触发器的 verilog module。(扬智电子笔试)module dff8(clk , reset, d, q);input clk;input reset;input 7:0 d;output 7:0 q;reg 7:0 q;always (posedge clk or posedge reset)if(reset)q = 0;elseq = d;endmodule63、用 D 触发器实现 2 倍分频的 Verilog 描述? (汉王笔试)module divide2( clk , clk_o, res

28、et);input clk , reset;output clk_o;wire in; reg out ;always ( posedge clk or posedge reset)if ( reset)out = 0;elseout = in;assign in = out;assign clk_o = out;7endmodule64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用 VHDL 或 VERILOG、ABLE 描述 8 位 D 触发器逻辑。(汉王笔试)PAL,GAL,PLD,CPLD,FPGA。module dff8(clk

29、, reset, d, q);input clk;input reset;input7:0 d;output7:0 q;reg7:0 q;always (posedge clk or posedge reset)/异步复位,高电平有效if(reset)q = 0;elseq = d;endmodule65、请用 HDL 描述四位的全加法器、5 分频电路。(仕兰微电子)66、用 VERILOG 或 VHDL 写一段代码,实现 10 进制计数器。(未知)67、用 VERILOG 或 VHDL 写一段代码,实现消除一个 glitch。(未知)68、一个状态机的题目用 verilog 实现(不过这个状

30、态机画的实在比较差,很容易误解的)。(威盛 VIA 2003.11.06 上海笔试试题)69、描述一个交通信号灯的设计。(仕兰微电子)70、画状态机,接受 1,2,5 分钱的卖报机,每份报纸 5 分钱。(扬智电子笔试)71、设计一个自动售货机系统,卖 soda 水的,只能投进三种硬币,要正确的找回钱数。 (1)画出 fsm(有限状态机);(2)用 verilog 编程,语法要符合 fpga 设计的要求。(未知)72、设计一个自动饮料售卖机,饮料 10 分钱,硬币有 5 分和 10 分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用 verilog 编程,语法要符合 fpga 设计的要

31、求;(3)设计工程中可使用的工具及设计大致过程。(未知)73、画出可以检测 10010 串的状态图,并 verilog 实现之。(威盛)74、用 FSM 实现 101101 的序列检测模块。(南山之桥)a 为输入端,b 为输出端,如果 a 连续输入为 1101 则 b 输出为 1,否则为 0。例如 a: 0001100110110100100110b: 0000000000100100000000请画出 state machine;请用 RTL 描述其 state machine。(未知)75、用 verilog/vddl 检测 stream 中的特定字符串(分状态用状态机写)。(飞利浦大唐笔

32、试)76、用 verilog/vhdl 写一个 fifo 控制器(包括空,满,半满信号)。(飞利浦大唐笔试)regN-1:0 memory0:M1; 定义 FIFO 为 N 位字长容量 M 八个 always 模块实现,两个用于读写FIFO,两个用于产生头地址 head 和尾地址 tail,一个产生 counter 计数,剩下三个根据 counter 的值产生空,满,半满信号产生空,满,半满信号77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x 为 4 位二进制整数输入信号。y 为二进制小数输出,要求保留两位小数。电源电压为 35v 假设公司接到该项目后,交

33、由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微电子)78、sram,flash memory,及 dram 的区别?(新太硬件面试)sram:静态随机存储器,存取速度快,但容量小,掉电后数据会丢失,不像 DRAM 需要不停的REFRESH,制造成本较高,通常用来作为快取(CACHE) 记忆体使用flash:闪存,存取速度慢,容量大,掉电后数据不会丢失dram:动态随机存储器,必须不断的重新的加强(REFRESHED) 电位差量,否则电位差将降低至无法有8足够的能量表现每一个记忆单位处于何种状态。价格比 sram 便宜,但访问速度较慢,耗电量较大,常用作计算机的内存使用。79、给出单管

34、 DRAM 的原理图(西电版数字电子技术基础作者杨颂华、冯毛官 205 页图 914b),问你有什么办法提高 refresh time,总共有 5 个问题,记不起来了。(降低温度,增大电容存储容量)(Infineon 笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛笔试题 circuit design-beijing-03.11.09)81、名词:sra

35、m,ssram,sdram名词 IRQ,BIOS,USB,VHDL,SDRIRQ: Interrupt ReQuestBIOS: Basic Input Output SystemUSB: Universal Serial BusVHDL: VHIC Hardware Description LanguageSDR: Single Data Rate压控振荡器的英文缩写(VCO)。动态随机存储器的英文缩写(DRAM)。名词解释,比如 PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FI

36、R IIR DFT(离散傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 PCI:Peripheral Component Interconnect(PCI),DDR:DoubleDataRateECC:Error Checking and Correcting模拟电路(基本概念和知识总揽)1、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器) ,优缺点,特别是广泛采用差分结构的原因。2、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈) ;负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效

37、地扩展放大器的通频带,自动调节作用)3、基尔霍夫定理的内容是什么?基尔霍夫定律包括电流定律和电压定律。电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流代数和恒等于零。电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。4、描述反馈电路的概念,列举他们的应用?反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。电压(流)负反馈的特点:电

38、路的输出电压(流)趋向于维持恒定。5、有源滤波器和无源滤波器的区别?无源滤波器:这种电路主要有无源元件 R、L 和 C 组成有源滤波器:集成运放和 R、 C 组成,具有不用电感、体积小、重量轻等优点。集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。96、基本放大电路的种类及优缺点,广泛采用差分结构的原因。答:基本放大电路按其接法的不同可以分为共发射极放大电路、共基极放大电路和共集电极放大电路,简称共基、共射、共集放大电路。共射放大电路既能放大电流又能放大电压,输入电阻在三种电

39、路中居中,输出电阻较大,频带较窄。常做为低频电压放大电路的单元电路。共基放大电路只能放大电压不能放大电流,输入电阻小,电压放大倍数和输出电阻与共射放大电路相当,频率特性是三种接法中最好的电路。常用于宽频带放大电路。共集放大电路只能放大电流不能放大电压,是三种接法中输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点。常用于电压放大电路的输入级和输出级,在功率放大电路中也常采用射极输出的形式。广泛采用差分结构的原因是差分结构可以抑制温度漂移现象。 7、二极管主要用于限幅,整流,钳位 判断二极管是否正向导通:先假设二极管截止,求其阳极和阴极电位;若阳极阴极电位差 UD ,则其正向导通;若电路有多个二极管,阳极和阴极电位差最大的二极管优先导通;其导通后,其阳极阴极电位差被钳制在正向导通电压(.7V 或.V ) ;再判断其它二极管【例1】 下图中,已知V A=3V, VB=0V, DA 、D B为锗管,求输出端Y 的电位,并说明每个 二极管的作用。DA12VYABDB R解: DA优先导通,则VY=30.3=2.7VDA导通后,D B因反偏而截止,起隔离作用,D A起钳位作用,将Y端的电位钳制在+2.7V 。 10

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。