1、试题 2 答案 一 . 填空题 (10) 1 CMOS 反相器是由 NMOS 管和 PMOS 管组成的互补电路。 2 TTL 或非门多余输入端应 接低电平 三态门的输出除了有高、低电平外,还有一种输出状态叫 高阻 态 3 用四个触发器组成的计数器最多应有 16 个有效状态,若要构成十二进制计数器,最少用 四 个触发器,它有 4 个无效状态。 4 JK 触发器的特性方程是 QN+1= JQn+KQn 。 5 动态 RAM 内部含有 刷新 电路,而静态 RAM 则不要 。 二 . 选择题 (10) 1 在 下列一组数中,数值相等的数是 a 和 c 。 a. (88)10; b. (1010111)
2、2; c. (130)8 ; d. (59)16 2 b 电路的输入电流始终为零。 a. TTL 电路; b. CMOS 电路; c. 三极管反相器 3 是组合逻辑电路的 有 a 和 c; 可组成 时序 逻辑电路的 有 b 和 d 。 a. 译码器电路 ; b. T 触发器电路 ; c. 数据选择器 ; d. J, K 触发器电路 电路 4逻辑函数 Y=(AB+B)CD+(A+B)(B+C)的最简与或形式 为 b 。 a. A+B+C; b. A+B+C ; c. A+B+C ; d. A+B+C 5 可以用来代表 A/D 转换器分辨率的是 c 。 a. 转换时间 ; b. 转换精度 ; c.
3、 转换器的位数 ; d. 逐次逼近型还是双积分型转化器 三 . 简答题 (40) 1举例说明什么是,什么是时序逻辑电路。 任意时刻得输出仅仅取决于改时刻得输入, 而 与原来 的 状态无关 的 电路,称为组合逻辑电路。任意时刻得输出 不 仅取决于改时刻得输入, 而且还取决于 原来 的 状态 的 电路,称为时序逻辑电路。 2请说明数字集成电路产品中,标准通用型 电路和专用型电路各有什么优缺点。 标准通用型电路优缺点: 可选择芯片多,不要二次开发,开发容易,但仅适合于简单的逻辑电路方式。 标准通用型电路优缺点: 适用于复杂逻辑电路方式,可靠,构成简单,但要二次开发。 3 简述触发器有哪几种常见的电路
4、结构形式及各自的动作特点。 触发器常见的电路结构形式有, RS, D, JK, T 触发器等, 他们的驱动方式及输出特性可不相同。 4 请分别说明以下 (a),(b),(c)三个电路图用 74161 完成预置及计Q 0 Q 1 Q 2 Q 3D 0D 1 D 2D 3COLDCT TCT PCP11&CR1 0 0 0 074 161Q 0 Q 1 Q 2 Q 3D 0D 1 D 2D 3COLDCT TCT PCP11CR1 0 0 0 0I0 I1 I2 I3A 0A 101 q 03 MUX1 1 1 074 161Q 0 Q 1 Q 2 Q 3D 0D 1 D 2D 3COLDCT T
5、CT PCP112 -4译码器CR1 0 0 07 4 1 6 1AB0123(a) (b) (c) 00 011011Q2Q1A/Y0 /10 /00 /00 /0 1 /01 /11 /01 /0数的实现方法。 (a)为与门实现预置, (b)为多路选择器实现预置, (c)为译码器器实现预置。 它们都能实现 10 进制加法计数。 四 . 分析 设计 题 (40) 1试分析右图时序电路的逻辑功能,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能, A 为输入变量。 能之启动。可作为可控计数器使用。 A=0 时,作加法器, A=1 时,作减法器。 2 用与非门设计四变量的多数表决电路
6、,当输入变量 A, B, C, D 中有 3个或 3 个以上为 1 时,输出为 1,输入为其它状态时输出为 0。 按题意,其真值表为: 根据 真值表 ,可画出其卡诺图为 根据卡诺图可写出逻辑表达式为 Y=ABD+ABC+BCD+ACD = ABD+ABC+BCD+ACD 这样可得逻辑图为 A B C Y 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 0 1 1 1 1 0 A B C D Y 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 0 0 00 0 1 00 1 1 10 0 1 0CDAB 00 01 11 1000011110Y&ABCDY