存储器习题.doc

上传人:hw****26 文档编号:3100057 上传时间:2019-05-21 格式:DOC 页数:10 大小:46.50KB
下载 相关 举报
存储器习题.doc_第1页
第1页 / 共10页
存储器习题.doc_第2页
第2页 / 共10页
存储器习题.doc_第3页
第3页 / 共10页
存储器习题.doc_第4页
第4页 / 共10页
存储器习题.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、注 : 红 色 为 作 业 需 上 交 。 注 意 填 空 选 择 需 要 抄 写 题 目 。一 选 择 题1计算机工作中只读不写的存储器是( )。 (A) DRAM (B) ROM (C) SRAM (D) EEPROM2下面关于主存储器(也称为内存)的叙述中,不正确的是( )。(A) 当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理(B) 存储器的读、写操作,一次仅读出或写入一个字节(C) 字节是主存储器中信息的基本编址单位(D) 从程序设计的角度来看,cache(高速缓存)也是主存储器 3CPU 对存储器或 I/O 端口完成一次读/写操作所需的时间称为一个( )周期

2、。(A) 指令 (B) 总线 (C) 时钟 (D) 读写 4存取周期是指( )。(A)存储器的写入时间 (B) 存储器的读出时间 (C) 存储器进行连续写操作允许的最短时间间隔 (D)存储器进行连续读/写操作允许的最短时间 3 间隔5下面的说法中,( )是正确的。(A) EPROM 是不能改写的 (B) EPROM 是可改写的,所以也是一种读写存储器(C) EPROM 是可改写的,但它不能作为读写存储器 (D) EPROM 只能改写一次6主存和 CPU 之间增加高速缓存的目的是( )。(A) 解决 CPU 和主存间的速度匹配问题 (B) 扩大主存容量(C) 既扩大主存容量,又提高存取速度 (D

3、) 增强 CPU 的运算能力7采用虚拟存储器的目的是( )。(A) 提高主存速度 (B) 扩大外存的容量 (C) 扩大内存的寻址空间 (D) 提高外存的速度8某数据段位于以 70000 起始的存储区,若该段的长度为 64KB,其末地址是( )。(A) 70FFFH (B) 80000H (C) 7FFFFH (D) 8FFFFH9微机系统中的存储器可分为四级,其中存储容量最大的是( )。(A) 内存 (B) 内部寄存器 (C) 高速缓冲存储器 (D) 外存10下面的说法中,( )是正确的。 (A) 指令周期等于机器周期 (B) 指令周期大于机器周期 (C) 指令周期小于机器周期 (D) 指令周

4、期是机器周期的两倍11计算机的主内存有 3K 字节,则内存地址寄存器需( )位就足够。(A) 10 (B) 11 (C) 12 (D) 1312若 256KB 的 SRAM 具有 8 条数据线,那么它具有( )地址线。(A) 10 (B) 18 (C) 20 (D) 3213可以直接存取 1M 字节内存的微处理器,其地址线需( )条。 (A) 8 (B)16 (C) 20 (D) 2414规格为 40968 的存储芯片 4 片,组成的存储体容量为( )。(A) 4KB (B) 8KB (C) 16KB (D) 32KB15一个有 16 字的数据区,其起始地址为 70A0:DDF6H,则该数据区

5、末字单元的物理地址为( )。(A)14E96H (B)7E814H (C)7E7F6H (D)7E816H16某微型计算机可直接寻址 64M 字节的内存空间,其 CPU 的地址总线至少应有( )条。(A)20 (B)30 (C)16 (D)2617对于地址总线为 32 位的微处理器来说,其直接寻址范围可达( )。(A)64MB (B)256MB (C)512MB (D)4GB18通常高速缓存是由快速( )组成。(A) SRAM (B) DRAM (C) EEPROM (D) Flash19CPU 在执行指令的过程中,每完成一次对存储器或 I/O 端口的访问过程,称为( )。(A) 时钟周期 (

6、B) 总线周期 (C) 总线读周期 (D) 总线写周期20某 CPU 有 32 条地址线,与之相连的一个 I/O 芯片的口地址为210H21FH,则该 I/O 芯片的片选信号至少应由( )条地址线译码后产生。(A) 16 (B) 10 (C) 4 (D) 621.采用高速缓存 Cache 的目的是( B )。(A) 提高总线速度 (B)提高主存速度 (C)使 CPU 全速运行 (D)扩大寻址空间22.堆栈的工作方式是( D )。(A)先进先出 (B)随机读写 (C)只能读出,不能写入 (D)后进先出23.EPROM 是指( D )。(A)随机读写存储器 (B)可编程只读存储器 (C)只读存储器

7、 (D)可擦除可编程只读存储器24.连续启动两次独立的存储器操作之间的最小间隔叫( A )。(A)存取时间 (B)读周期 (C)写周期 (D)存取周期25.对存储器访问时,地址线有效和数据线有效的时间关系应该是( C )。(A)数据线较先有效 (B)二者同时有效 (C)地址线较先有效 (D)同时高电平26微机的内存器可用( A )构成。(A) RAM 和 ROM (B)硬盘 (C) 软盘 (D) 光盘27和外存储器相比,内存储器的特点是( C 。(A)容量大、速度快、成本低 (B)容量大、速度慢、成本高(C)容量小、速度快、成本高 (D)容量小、速度快、成本低28若内存容量为 64KB,则访问

8、内存所需地址线( A )条 (A)16 (B)20 (C)18 (D)19 29 若用 6264SRAM 芯片(8K8 位)组成 128KB 的存储器系统,需要( )片 6264 芯片。 (A)16 (B)24 (C)32 (D)64 30若内存容量为 64KB,则访问内存所需地址线( A )条。(A)16 (B)20 (C)18 (D)1931. 断电后存储的资料会丢失的存储器是( A ) (A) RAM (B) ROM (C) CD-ROM (D ) 硬盘32断电后存储的资料会丢失的存储器是( A )。 (A)RAM (B)ROM (C)CD-ROM (D)硬盘33. 连接到 64000H

9、6FFFF 地址范围上的存储器用 8K8 位芯片构成,该芯片需要( )片。(A)4 (B)8 (C)6 (D)12二、判断题1静态随机存储器中的内容可以永久保存。2总线周期是指 CPU 执行一条指令所需的时间。3静态随机存储器中的内容可以永久保存。4Cache 是一种快速的静态 RAM,它介于 CPU 与内存之间。5寻址 256M 字节内存空间,需 28 条地址线。6无论采用何种工艺,动态 RAM 都是利用电容存储电荷的原理来保存信息的。19EPROM 是指可擦除可编程随机读写存储器。36某内存模块的地址范围为 80000H0BFFFFH,该模块的容量为 256K( )三、填空题1为保证动态

10、RAM 中的内容不消失,需要进行 ( ) 操作。216K 字节的存储芯片有( )根地址线,用它构成 64K 空间的存储器共需( )片,与 8 位机相连时需地址译码器 74LS138 至少( )片,若要求该地址空间为连续的,则译码器的引脚 A 应接地址线( ),引脚 B 接地址线( ),引脚 C 接地址线( )。3 随机存储器 RAM 主要包括( )和( )两大类。4构成 64K*8 的存储系统,需 8K*1 的芯片( )片。5某存储模块的容量为 64K,它的起始地址若为 20000H,则末地址应为( )。6某 RAM 芯片的存储容量是 8K8bit ,则该芯片引脚中有几根地址线?几根数据线?如

11、已知某半导体存储器芯片 SRAM 的引脚中有 14 根地址线和 8 根数据线,那么其存储容量应为( )。78某 RAM 芯片的存储容量是 4K8 位,该芯片引脚中有( )根地址线,( )根数据线。9某 16 位微机系统的地址总线为 20 位,其存储器中 RAM 的容量为 128KB,首地址为 80000H,且地址是连续的。问可用的最高地址是( )H。10.用 2K8 的 SRAM 芯片组成 32K16 的存储器,共需 SRAM 芯片( )片,产生片选信号的地址至少需要( )位。11.8086 中地址/数据线分时复用,为保证总线周期内地址稳定,应配置( ),为提高总线驱动能力,应配置( )。12

12、、8086 和 8088 的地址总线有( )根,能寻址( )MB 的存储器空间。13组成 32M*8 位的存储器,需要 1M*4 位的存储芯片共( )片。 14.8086CPU 从偶地址中按字节读时,存储器数据进入数据总线的( ) ;从奇地址按字节读时,进入数据总线的( )。 151KB= _1024_字节,1MB=_1024_KB。 16某 8086 微处理器系统中设计了一个存储为 128KB 的 SRAM 存储器模块,约定该存储器模块的起始地址为 80000H,则该存储器模块的末地址为 ( ) 。 17.设微机的地址总线为 16 位,其 RAM 存储器容量为 32KB,首地址为 4000H

13、,且地址是连续的,则可用的最高地址是( )。四做图题1、设某计算机要用 32K*4 的动态 RAM 存储器芯片扩展 128K*8 的存储器。请回答:(1)扩展该存储器系统共需要几片 RAM 芯片?(2)每块芯片应该有多少根数据线和多少根地址线?(3)试画出存储器的组成图,并与 CPU 连接(设 CPU 有 20 根地址线)。(4)根据所画出的连接图,确定其地址空间范围?2、将一个 8086 微机系统再用 16K*8 的存储器芯片,它占的地址为 D0000H 至D7FFFH,试画出该存储器与 CPU 的接口图。3、用 16K*8 的 SRAM 存储器芯片组成的 64K 字节的 RAM 存储器电器

14、,试回答下列问题:(1)试画出存储器的组成图,并与 CPU 连接,要求所组成的存储器空间从10000H 开始并且是连续的。(2)求各存储器的地址范围。4、有一个存储体,其地址线 15 条,数据线 8 条,则1)该存储体能够存储多少个汉字?2)如果该存储体由 2K4 位的芯片组成,需要多少片?3)采用什么方法扩展?分析各位地址线的使用。第 3 章 存储器系统 一、选择题1 (B) 2(B) 3(B) 4(D) 5(C)6 (A) 7(C) 8(C) 9(D) 10(B)11 (C) 12(B) 13(C) 14(C) 15(B) 16 (D ) 17(D) 18(A ) 19(B) 20(D)

15、21 (B) 22(D) 23(D) 24(A) 25(C)26 (A) 27 (C) 28(A) 29(A) 30(A) 31 (A) 32 (A) 33(A) 34(A) 35(C)二、判断题1 2 3 4 5 6 7 8三、填空题1 定时刷新 2 14; 4; 1;A14;A15 ;1 或 03 SRAM,DRAM4 645 2FFFFH6 13 根地址线,8 根数据线;16KB7 RAM1:92600H 927FFH RAM2:92A00H92BFFH 8 12 根地址线,8 根数据线。9 9FFFFH10 .32, 4_11. 锁存器, 驱动器12 20 ,1 13 64 14 .数据线低 8 位 数据线高 8 位 15 1024, 102416 9FFFFH 17 0BFFFH四做图题

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 精品笔记

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。