1、 微机原理习题一、选择填空1、CPU 执行 OUT DX ,AL 指令时, ( A )的值输出到数据总线上。A、AL 寄存器 B、AX 寄存器 C、DL 寄存器 D、DX 寄存器2、连接主机与外设间的电路称为(A ) 。A、接口 B、端口 C、数字电路 D、转换电路3、地址译码的作用是(B ) 。A、设计接口 B、区分不同外设 C、接至地址总线 D、向外设输出数据4、中断控制器 8259 可管理( D ) 。A、非屏蔽中断 B、指令中断 C、外部中断 D、可屏蔽中断5、对 INT N 指令,其中断向量存放在内存从( C )开始的地址中。 A、DS*10H+N*4 B、 DS*10H+N C、0
2、*10H+N*4 D、0*10H+N6、8259 的中断服务寄存器 ISR 的某一位如果置 1,则表示( B ) 。A、8259 中断服务故障 B、CPU 正在执行中断服务程序C、外部设备可以请求中断服务 D、中断服务程序刚执行完毕7、8086/8088CPU 内部有一个始终指向堆栈顶部的地址指针是 (A )。A、SP B、IP C、BP D、BX8、8086/8088CPU 内部地址指针是( C )。A、20 位 B、8 位 C、16 位 D、24 位9、8086 存储段是存储器的一个逻辑单位,其长度可达(B )字节A、16K B、64K C、640K D、1M10、对于“未对准好”字,80
3、86CPU 需要( B )个总线周期完成对该字的访问。A、1 B、2 C、3 D、4 11、8086/8088 能寻址内部存储器的最大地址范围为 ( C )。A、64K B、512K C、1M D、10M12、除法出错是属于( B )中断。A、线路故障 B、内部 C、INTO D、单步13、中断传送方式下,当外部需要输入输出数据,向 CPU 发出中断请求信号,由接口电路使( B )信号有效,引起中断响应。 A、HLDA B、INTR C、HOLD D、INTA 14、DMA 数据传送,是由( A )控制的。A、硬件控制器 B、程序 C、CPU D、外设15、CPU 与外设交换信息时,是通过(
4、A )传送外设控制和外设状态信息的。A、数据总线 B、地址总线 C、控制总线 D、局部总线16、8086 执行 OUT DX ,AL 指令时, (D )的值输出到地址总线上。A、AL B、AX C、DL D、DX17、 有效时要求 8086 的(B )引脚同时输出低电平。A、IN 和 OUT B、 C、ALE 和 D、地址和数据18、CPU 对单步中断的响应,必须根据(C )标志位的状态来决定是否响应。A、IF B、DF C、TF D、ZF19、中断向量表中存放的是( D ) 。A、中断类型码 B、中断服务程序 C、中断向量码 D、中断服务程序入口地址20、中断控制器 8259 中没有( C
5、)寄存器。 IORM/IO 和 RD R A、中断服务 B、中断屏蔽 C、中断响应 D、中断请求21、如果向 8259 写入的 ICW2(设置中断类型码)为 20H,则 IR1 引脚所对应的中断类型码为( A ) 。A、21H B、22H C、23H D、24H22、由 8088CPU 组成的 PC 机的数据线是(C ) 。 A、 8 条单向线 B、 16 条单向线 C、 8 条双向线 D、 16 条双向线 23、设有 14 个按键组成键盘阵列,识别这 14 个按键至少需要有(C )根口线。A、6 根 B、7 根 C、8 根 D、14 根24、8086/8088CPU 内部有一个指向下一个指令
6、字节的地址指针寄存器是 (B )。A、BIU B、IP C、CS D、SP25、用户可以单元为单位进行读写的存贮器是(A ) 。 A、 RAM B、 ROM C、 软盘 D、 硬盘 26集成度最高的存贮线路是( D)态线路。 A、六管静 B、 六管动 C、 四管动 D、 单管动 27EPROM2732 有 4K 个地址单元。当从 F0000H 开始分配地址,它的末地址为(C )A、F03FF B、F07FF C、F0FFF D、F100028响应 NMI 请求的必要条件是(C ) 。 A、 IF=1 B、 IF=0 C、 一条指令结束 D、 无 INTR 请求 29传送数据时,占用 CPU 时
7、间最长的传送方式是(A ) 。 A、 查询 B、 中断 C、 DMA D、 通道 30DMA 数据传送,是由( A )控制的。A、硬件控制器 B、程序 C、CPU D、 825531.在 DMA 方式下,CPU 与总线的关系是 (C C ).A、只能控制数据总线 B、只能控制地址总线 C、成隔离状态 D、成短接状态32.中断向量的地址是(CC ).A、子程序入口地址 B、中断服务程序入口地址 C、存放中断服务程序入口地址的地址 D、中断程序的第一行的地址33.PC 机中为使工作于一般全嵌套方式的 8259 中断控制器能接受下一个中断请求,在中断服务程序结束处应(CC)A、执行 IRET 指令
8、B、执行 POP 指令 C、发送 EOI 命令 D、发送 OCW3 命令34.冯 诺依曼机工作方式的基本特点是(BB )A、多指令流单数据流 B、按地址访问并顺序执行指令 C、堆栈操作 D、存贮器按内容选择地址35.8086 微处理器可寻址访问的最大 I/O 空间为( B B )A、1KB B、64KB C、640KB D、1MB36.Pc 机数据总线信号的状态是 CC(c)C.A、单向双态 B、单向三态 C、双向三态 D、双向双态37.存储器是计算机系统的记忆设备,它主要用来(CC)A、存放数据 B、存放程序 C、存放数据和程序 D、存放微程序38.I/O 与主机信息的交换采用中断方式的特点
9、是( BB )A、CPU 与设备串行工作,传送与主程序串行工作 B、Cpu 与设备并行工作,传送与主程序串行正作 C、CPU 与设备并行工作,传送与主程序并行工作 . D、以上都不对39.在 I/O 传送方式中,哪种传送可提高系统的工作效率 (CC )A、条件传送 B、查询传送 C、中断传送 D、前三项均可40.(BB )是以 CPU 为核心,加上存储器,I/O 接口和系统总线构成的.A、微处理器 B、微型计算机 C、微型计算机系统 D、计算机41.PC 机中确定硬中断服务程序的入口地址是(CC)A、主程序中的调用指令 B、主程序中的转移指令 C、中断控制器发出的类型码 D、中断控制器中的中断
10、服务寄存器( ISR)42.8086/8088 中状态标志有(D )个A、3 B、4 C、 5 D、643.8086/8088 可用于间接寻址的寄存器有 (B ).A、2 B、4 C、6 D、844.在 80868088 中,一个最基本的总线周期由 4 个时钟周期(T 状态)组成,在 T1 状态,CPU 在总线发出( C )信息.A、数据 B、状态 C、地址 D、其他45.8086/8088 的中断向量表(B )A、用于存放中断类型号 B、用于存放中断服务程序入口地址C、是中断服务程序的入口 D、是中断服务程序的返回地址46.计算机的存储器采用分级存储体系的主要目的是(D ) 。便于读写数据
11、B、减小机箱的体积 C、便于系统升级 D、解决存储容量、价格和存取速度之间的矛盾47、在机器内部操作中,CPU 与存贮器之间信息交换使用的是( B ) 。A.逻辑地址 B.物理地址 C.有效地址 D.相对地址48、当执行指令 ADD AX,BX 后,若 AX 的内容为 2BA0H,设置的奇偶标志位 PF1,下面的叙述正确的是( D ) 。A.表示结果中含 1 的个数为偶数 B.表示结果中含 1 的个数为奇数C.表示该数为偶数 D.表示结果中低八位含 1 的个数为偶数49、假设 VAR 为变量,指令 MOV BX,OFFSET VAR 源操作数的寻址方式是( C ) 。A.直接寻址 B.间接寻址
12、 C.立即数寻址 D.存贮器寻址50、完成同指令 XCHG AX,BX 相同功能的指令或指令序列是( D ) 。A.MOV AX,BX B.MOV BX,AXC.PUSH AX D.MOV CX,AXPOP BX MOV AX,BXMOV BX,CX51、已知字变量 buffer 等于 1234h,它所在的偏移地址为 5678h,执行下列指令后 ax( B ) 。mov ax,buffer lea ax,buffer A1234h B.5678h C.3412h D.7856h 52、测试 BL 寄存器内容是否与数据 4FH 相等, 若相等则转 NEXT 处执行,可实现的方法是(B ) 。A.
13、 TEST BL,4FH B. XOR BL,4FHJZ NEXT JZ NEXTC. AND BL,4FH D. OR BL,4FHJZ NEXT JZ NEXT53、寄存器 BX 和 DX 中存放有 32 位二进制数,其中 BX 中放高 16 位,下列程序段完成对这32 位数扩大 4 倍的功能,那么该程序段中方框里应填的语句是( C )。MOV CX,2LOP:SHL DX,1LOOP LOPA. ROL BX,1 B. ROR BX,1 C. RCL BX,1 D. RCR BX,154、当一个带符号数大于 0FBH 时程序转移, 需选用的条件转移指令是(C ) 。A. JLE B. J
14、NL C. JNLE D. JL55、使用 DOS 功能调用时,子程序编号应放在( B )寄存器中。A.AL B.AH C.AX D.任意指定56、8086CPU 在进行 I/O 读操作时, 必须是( A )。/MIODTR和A.0 0 B.0 1 C. 1 0 D.1 157、8086/8088 执行一个总线周期是在 ( C )之后插入 TW。A.T1 B.T2 C.T3 D.T458、若用存贮芯片(32K8)构成 8086 的存贮器系统要用( C )。A.8 片 B.16 片 C.32 片 D.64 片59、除法出错是属于( B )中断。A.线路故障 B.内部中断 C.INTO D.单步中
15、断60、8255A 工作于方式 1 输出方式 ,A 口/B 口与外设之间的控制状态联络信号是( C )。A. 与 IBF B.IBF 与 C. D.STACKACKOBF与 STBOF与61、8253 是可编程定时、计数器芯片,它内部有(A ) 。A三个定时器 B.四个定时器 C.二个计数器 D.四个计数器 62、8086 CPU 的 NMI 引脚上输入的信号是( C )A.可屏蔽中断请求 B.非屏蔽中断请求 C.中断相应 D.总线请求63、8086 CPU 在(A )时刻采样 READY 信号决定是否插入等待周期。AT3 下降沿 B.T3 上升沿 C.T2 下降沿 D.T2 上升沿64、82
16、88 的作用是(D ) 。A地址锁存器 B.数据收发器 C.时钟信号源 D.总线控制器 65、采用两片可编程中断控制器级联使用,可以使 CPU 的可屏蔽中断扩大到( A ) 。A15 级 B.16 级 C.32 级 D.64 级 66、PCI 总线是( D )位总线。A16 B.16/32 C.32 D.32/64 67、微型计算机是以大规模、超大规模集成电路为主要部件,以集成了控制器和(C )的微处理器为核心,所构造出的计算机A、存贮器 B、寄存器 C、运算器 D、计数器68、单片机内部除 CPU 外还集成了计算机的其他一些主要部件,如:ROM、RAM、并行接口、串行接口,有的芯片还集成了(
17、C )等A、存贮器 B、运算器 C、定时器 D、微处理器69、8088 典型的总线周期由(A )个 T 组成。A、4 B、5 C、6 D、870、当 8088 进行读写存储器或 I/O 接口时,如果存储器或 I/O 接口无法满足 CPU 的读写时序(来不及提供或读取数据时) ,需要 CPU 插入( C )A、T3 B、T4 C、Tw D、Ti71、如果 8088 的 CLK 引脚接 5MHz 的时钟信号,那么每个 T 状态的持续时间为(A ).A、200ns B、300ns C、 200ms D、300ms72、PC 机中确定可屏蔽中断服务程序的入口地址是( C )A、主程序中的调用指令 B、
18、主程序中的转移指令C、中断控制器发出的类型码 D、中断控制器中的中断服务寄存器(ISR)73、在 PC 机上,CPU 响应 NMI 请求时,中断类型号( C ) 。A、由 8259A 提供 B、由 8255A 提供 C、规定为 2 D、规定为 374、存储器是计算机系统的记忆设备,它主要用来(C )A、存放数据 B、存放程序 C、存放数据和程序 D、存放微程序75、集成度最高的存贮线路是(D )态线路。A、六管静 B、 六管动 C、 四管动 D、 单管动76、存储器(A )信号通常与 CPU 地址总线的高位地址线相关联,说明该存储器芯片是否被选中正常工作A、 CS B、D0 C、OE D、 W
19、E77、存储器可以采用 3 种外译码方式,其中采用(A )方式可以避免地址重复。A、全译码 B、部分译码 C、线选译码 D、地址译码78、除法出错是属于( B )中断。A、线路故障 B、内部 C、INTO D、单步79、 (B )在任何一个总线周期的 T1 状态输出有效电平,以表示当前在地址/数据复用总线上输出的是地址信号。 A、DEN B、ALE C、RESET D、READY 80、DMA 数据传送,是由( A )控制的。A、硬件控制器 B、程序 C、CPU D、外设81、在 DMA 方式下,CPU 与总线的关系是 ( C ).A、只能控制数据总线 B、只能控制地址总线 C、成隔离状态 D
20、、成短接状态82PC 机数据总线信号的状态是( C ).A、单向双态 B、单向三态 C、双向三态 D、双向双态83 8086 系统中,堆栈的操作( B ) 。A、只能是字节操作 B、只能是字操作 C、可以是字节或字操作 D、只能是串操作84CPU 对单步中断的响应,必须根据(D )标志位的状态来决定是否响应。 A、 IF B、 OF C、DF D、 TF 85CPU 寻址外设端口有两种访问方式,I/O 指令寻址和( A) 。 A、 存储器映像 B、 中断 C、 DMA D、 通道 86在 I/O 传送方式中,哪种传送可提高系统的工作效率 (C )A、条件传送 B、查询传送 C、中断传送 D、前三项均可