以BJT主动负载的差动放大器为设计基础之振荡器.ppt

上传人:ga****84 文档编号:340888 上传时间:2018-09-24 格式:PPT 页数:19 大小:1.44MB
下载 相关 举报
以BJT主动负载的差动放大器为设计基础之振荡器.ppt_第1页
第1页 / 共19页
以BJT主动负载的差动放大器为设计基础之振荡器.ppt_第2页
第2页 / 共19页
以BJT主动负载的差动放大器为设计基础之振荡器.ppt_第3页
第3页 / 共19页
以BJT主动负载的差动放大器为设计基础之振荡器.ppt_第4页
第4页 / 共19页
以BJT主动负载的差动放大器为设计基础之振荡器.ppt_第5页
第5页 / 共19页
点击查看更多>>
资源描述

1、演講者:許嘉仁指導老師:蔡澈雄助理教授,以BJT-PMOS差動放大器之壓控振盪器實現鎖相迴路,1,大綱,1.願景2.摘要3.前言4.電路原理5.模擬結果6.結論7.參考文獻,2,願景,近年來,隨著通信電子領域的迅速發展,對電子設備的要求越來越高,尤其是對像振盪器等這種基礎部件的要求更是如此。 再半導體、光電領域市場潛力非常大,自主研究高性能、高品質、低成本的壓控振盪器市場前景廣闊,意義巨大。,3,摘要,我們提出以BJT-PMOS差動放大器之壓控振盪器實 現鎖相迴路製程中成功的驗證出有輸出頻率。並且模擬顯示這樣的震盪器電路能穩定的從 1V到1.8V的電壓工作。模擬結果顯示此震盪器不僅有好的寬調頻

2、範圍, 並且也有低相位雜訊特性。,4,前言,振盪器自其誕生以來就一直在通信、電子及醫學等領域扮演重要的角色,具有廣泛的用途。如何設計出一個達到穩定且低雜訊、線性調變頻率、對電源與溫度的穩定度、低功率消耗及高頻化是目前研究的趨勢。,5,6,PMOS-NPN差動放大器VCO之振盪器,虛擬負載電路,7,考慮到在量測時的負載效應, 所以最後在輸出點(out)作虛擬負載電路,C1是晶片中的 DC BLOCK大電容、 C2是模擬IC PAD所產生的寄生效應、L是預估頻率高時的導線電感效應、 最後的R為輸出阻抗匹配(配合高頻測試儀器,標準值為50)。,(1 nH),(0.2 pF),8,三級自我穩壓環型振盪

3、器動作狀態表,i,9,Vctrl為1伏特VDD為1.8伏特的輸出波形,10,Vctrl為1.8伏特VDD為1.8伏特的輸出波形,11,電壓-頻率曲線圖,由這張圖可以得知我們模擬結果符合理論,理論上Fast Fast (FF) 所得的頻率 Typical Typical(TT)所得的頻率 Slow Slow(SS)所得的頻率,我們電壓分別從1V模擬到 1.8V, 每增加0.1V模擬一次,一個好的VCO曲線會呈現良好的線性關係。此振盪器輸出頻率從4.097 GHz到8.496 G Hz,所加在Vctrl的電壓分別為1伏特 到1.8伏特。,12,電壓-消耗功率曲線圖,由這張圖可以得知我們模擬結果符合

4、理論,理論上Fast Fast (FF) 的消耗功率 Typical Typical(TT)消耗功率 Slow Slow (SS)的消耗功率,且消 耗功率會跟頻率成正比如公式所 示PDD=fCV2 3,一個好的PDD曲線會呈現圓滑的曲線向上延伸。此振盪器的總消耗功率在Vctrl等於VDD(1.8V)時,其值為4.363 mW,此值為一合理大小。,13,振盪器佈局圖,14,振盪器核心電路佈局圖,與其他已發表的VCO比較表,15,1.以BJT-PMOS差動放大器之壓控振盪器實現鎖相迴路所產生的波型像傳統的振盪器,例如石英振盪器或環型振盪器都能產生正弦波。與一般的振盪器相同的雜訊與輸出頻率成正比。但

5、是此振盪器仍然有三個優勢,寬調頻範圍、低相位雜訊及好的線性電壓控制振盪器(VCO)的特性。 2. 正如我們所知,VCO是鎖相迴路(PLL)的主要核心電路 此振盪器將被我們新的PLL 晶片裡採用。假使我們在11月底能將此振盪器成功的作成IC,然後我們將再不同的電源電壓下測量輸出頻率和功率消耗。,16,結論,參考文獻,17,1. J. Craninckx and M. Steyaert, “Wireless CMOSFrequency Synthesizer Desige,”Kluwer AcademicPublishers, Boston, 1988, pp.40.2. I.-C. Hwang

6、and S.-M. Kang,”A Self-regulating VCOwith supply sensitivity of 0.15%-delay/1%-supply,” inIEEE Int. Solid-State Circuit CConf. Dig. Tech. Papers,pp. 140-141,453, Feb. 2002.3. Adel S. Sedra and Kenneth C. Smith, MicroelectronicCircuits, 5th edition, 2004, pp. 45- 46.4. J. Craninckx and M. Steyaert, “

7、A 1.8-GHz low-phasenoiseCMOS VCO using optimized hollow spiralinductors,” IEEE J. Solid-State Circuits, vol. 32, May1997, pp. 736744.,18,5. C. H. Park and B. Kim, “A low-noise, 900-MHz VCOin 0.6-m CMOS,” IEEE J. Solid-State Circuits, vol. 34,May 1999, pp. 586591.6. D. Y. Jeong, S. H. Chai, W. C. Song, and G. H. Cho,“CMOS current controlled oscillator using multiplefeedback-loop ring architecture,” in Proc. Int. Solid-State Circuit Conf., Feb. 1997, pp. 386387.,19,THE END,Thanks for your attention.,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 重点行业资料库 > 1

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。