数字逻辑模拟试题.doc

上传人:坚持 文档编号:3453011 上传时间:2019-05-30 格式:DOC 页数:16 大小:159KB
下载 相关 举报
数字逻辑模拟试题.doc_第1页
第1页 / 共16页
数字逻辑模拟试题.doc_第2页
第2页 / 共16页
数字逻辑模拟试题.doc_第3页
第3页 / 共16页
数字逻辑模拟试题.doc_第4页
第4页 / 共16页
数字逻辑模拟试题.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

1、数字逻辑模拟试题一单项选择题1表示任意两位无符号十进制数至少需要( )二进制数。A6 B7 C8 D9 2余 3 码 10001000 对应 的 2421 码为( ) 。A01010101 B.10000101 C.10111011 D. 111010113下列四个数中与十进制数(72) 10相等的是( )A (01101000) 2 B.(01001000) 2C.(01110010) 2 D.(01001010) 24某集成电路芯片,查手册知其最大输出低电平UOLmax=0.5V,最大输入低电平 UILmax=0.8V,最小输出高电平 UOHmin=2.7V,最小输入高电平 UIHmin=

2、2.0V,则其高电平噪声容限 UNH=( )A0.3V B.0.6V C.0.7V D.1.2V5标准或-与式是由( )构成的逻辑表达式。 A与项相或 B. 最小项相或 C. 最大项相与 D.或项相与6.根据反演规则, 的反函数为( ) 。A. B. C. D. 7、对于 TTL 或非门多余输入端的处理,不可以( ) 。A、接电源 B、通过 0.5k 电阻接地 C、接地 D、与有用输入端并联8下列四种类型的逻辑门中,可以用( )实现三种基本逻辑运算。A. 与门 B. 或门 C. 非门 D. 与非门9 将 D 触发器改造成 T 触发器,图 1 所示电路中的虚线框内应是( ) 。 EDCAFE)D

3、(CAF )(F)( EDACA. 或非门 B. 与非门 C. 异或门 D. 同或门10以下电路中可以实现线与功能的有( ) 。A.与非门 B.三态输出门 C.传输门 D.漏极开路门 11要使 JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( ) 。AJK=00 B. JK=01 C. JK=10 D. JK=11 12设计一个四位二进制码的奇偶校验器,需要( )个异或门。A2 B. 3 C. 4 D. 513相邻两组编码只有一位不同的编码是( )A2421BCD 码 B.8421BCD 码 C.余 3 码 D.循环码14下列电路中,不属于时序逻辑电路的是( )A计数器 B.全加器

4、 C.寄存器 D.RAM15一个 4 位移位寄存器,现态为 0111,经右移 1 位后其次态为( )A0011 或 1011 B.1101 或 1110C.1011 或 1110 D.0011 或 111116为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )A多谐振荡器 B.移位寄存器C.单稳态触发器 D.施密特触发器17一个 6 位地址码、8 位输出的 ROM,其存储矩阵的容量为( )bit.A648 B.48 C.256 D.818某 8 位 DAC,当输入全为 1 时,输出电压为 5.10V,当输入 D=(10000000) 2时,输出电压为( )A5.10V B.2.56V C

5、.1.28V D.都不是19PROM 是一种_可编程逻辑器件。( )A与阵列可编程、或阵列固定的B.与阵列固定、或阵列可编程的C.与、或阵列固定的 D.与、或阵列都可编程的20、ROM 不能用于_。A. 函数运算表 B. 存入程序 C. 存入采集的动态数据 D. 字符发生器二多项选择题1逻辑函数 F=AB 和 G=AB 满足关系( ) 。A. GF B. GF C. GF D. 1GF 2函数则 F 和 G 相“与”的结果是( ) 。A 32m B 1 C BA D B3设两输入或非门的输入为 x 和 y,输出为 z ,当 z 为低电平时,有( ) 。Ax 和 y 同为高电平 ; B x 为高

6、电平,y 为低电平 ;Cx 为低电平,y 为高电平 ; D x 和 y 同为低电平.4组合逻辑电路的输出与输入的关系可用( )描述。5,7)m(0,234C)B,(A,m(1,236)C)B,(AA真值表 B. 流程表 C逻辑表达式 D. 状态图 5. TTL 电路在正逻辑系统中,以下输入中( )相当于接1。A悬空 B. 通过 3k 电阻接电源 C通过 3k 电阻接地 D. 通过 510 电阻接地三填空题1数字逻辑电路可分为组合和_两大类。2用与、或、非等运算表示函数中各个变量之间逻辑关系的代数式叫_。3四变量逻辑函数的标准与或式为 F(a,b,c,d)=m(0,2,3,4,6,8,9,11,

7、13) ,其标准或与式为_,它的反函数的标准与或式为_。4三态逻辑门输出有三种状态:0 态、1 态和_。5在组合逻辑电路中,当输入信号改变状态时,输出端可能出现的虚假过渡干扰脉冲的现象称为_。6根据需要选择一路信号送到公共数据线上的电路叫_。7、16 个触发器构成计数器,该计数器可能的最大计数模值是_。8触发器按功能分可分为 RS、D、JK、T 和_。9某计数器的输出波形如图 1 所示,该计数器是_进制计数器。10Moore 型时序逻辑电路的输出仅仅取决于_,而不受电路当时的输入信号影响或没有输入变量。11对于一个频率有限的模拟信号,设其最高频率分量的频率为 fmax,在取样后为了无失真地恢复

8、原始输入信号频谱,取样时必须满足取样频率:fs_。12为了构成 8K16bit 的 RAM,需要_片1K8bit 的 RAM,地址线的高_ 位作为地址译码的输入,地址译码使用的是_线_线译码器。13在 A/D 转换中,最小量化单位为 ,如果使用四舍五入法,最大量化误差为_,如果使用只舍不入法,最大量化误差为_。14、10 位 A/D 转换器中,已知输出为 258H 时,对应的输入电压为 1.2V,则当输入的电压为 1.8V 时,输出的数字量是_H 。1574LS138 是 3 线-8 线译码器,译码输出为低电平有效,若输入 A2A1A0=100 时,输出 =_。01234567YY168 线3

9、 线优先编码器 74LS148 的优先权顺序是I7,I 6,I 1,I 0 ,输入低电平有效,输出 Y2 Y1 Y0为二进制反码输出。当 I7I6I5I4I3I2I1I0 为 11010101 时,输出 Y2 Y1 Y0_。 四、分析题1用图形法将下列逻辑函数化成最简“与或”式。F(A,B,C,D)=m(0,2,4,5,6,7,12)+d(8,10)2分析图中所示电路的逻辑功能。列出真值表,写出电路输出函数 S 的逻辑表达式。3、分析图中所示的组合逻辑电路,要求: (1) 写出输出 Y1、Y 2 的表达式。 (2) 列出真值表 (3) 说明电路逻辑功能 4根据图中所示 4 选 1 数据选择器实现的组合电路,写出输出 E 表达式并化成最简“与或 ”表达式。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 试题真题

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。