优化封装以满足serdes应用键合线封装规范.doc

上传人:sk****8 文档编号:3504886 上传时间:2019-06-01 格式:DOC 页数:5 大小:55KB
下载 相关 举报
优化封装以满足serdes应用键合线封装规范.doc_第1页
第1页 / 共5页
优化封装以满足serdes应用键合线封装规范.doc_第2页
第2页 / 共5页
优化封装以满足serdes应用键合线封装规范.doc_第3页
第3页 / 共5页
优化封装以满足serdes应用键合线封装规范.doc_第4页
第4页 / 共5页
优化封装以满足serdes应用键合线封装规范.doc_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

1、深圳金百泽电子科技股份有限公司()成立于 1997 年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的 PCB 设计、 PCB 快速制造、 SMT 加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755-26546699-223优化封装以满足 SerDes 应用键合线封装规范对于 10Gbps 及以上数据速率的 SerDes,每个数据位的单位间隔是随着近2030ps 的信号上升/下降时间而缩短的。选择合适的封装互连结构,有效地传输这些信号已成为最大限度减少信号完整性问题的重要考虑因素,如串扰、阻抗不连续性

2、等。对于低成本应用,键合线封装是替代相对高端的倒装芯片封装的首选方案,但它缺乏执行大 I/O 数、控制阻抗及为芯片提供有效电源的设计灵活性。本文将讨论通过优化封装内的阻抗不连续性和改善其回波损耗性能,以满足 10Gbps SerDes 键合线封装规范。差分阻抗一个典型的 SerDes 通道包含使用两个单独互连结构的互补信号发射器和接收器之间的信息交换。两个端点之间的物理层包括一个连接到子卡的键合线封装或倒装芯片封装的发射器件。子卡通过一个连接器插在背板上。背板上的路由通过插入的子卡连接到一个或一组连接器。采用键合线或倒装芯片封装的接收芯片也位于这些子卡上。如果设计不合适,一个通道中的这些多重转

3、换将会影响信号完整性性能。在 10Gbps 及以上,通过最大限度地减少阻抗不连续性,得到适合的互连设计已成为提高系统性能的一个重要的考虑因素。由于封装内有许多不连续区,该收发器封装在提高回波损耗性能方面存在一个重要瓶颈。SerDes 通道设计通常为 100 差分阻抗。由于差分信号采用奇模传播,差分对的每线奇模阻抗都必须深圳金百泽电子科技股份有限公司()成立于 1997 年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的 PCB 设计、 PCB 快速制造、 SMT 加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电

4、话:0755-26546699-223是 50。差分对的每线信号都需要有 50 的恒阻抗,以尽量减少回波损耗,最大限度地提高性能。损耗较少的系统的奇模阻抗定义为:为了优化每线阻抗,所有四个分量都需要平衡,以达到 50 阻抗。对于差分对,在每一个单端信号传送一对信号,L12 和 C12 分量都不存在,Zodd 是自 L/C 的平方根。一次预处理封装有三个差分对的典型的键合线封装的截面如图 1 所示。发射器对以蓝色显示,居中的接收器对为红色。该封装基板是一个传统的 4 层基板,顶层有微带印制线,第二层和第三层是电源/接地,焊球在最后一层。这个一次预处理设计的优化可以满足基频数据速率下-15dB 和

5、一次谐波频率数据速率下-10dB 的回波损耗规范。图 1 一次预处理封装一个典型的键合线封装可以分成三个阻抗区;主要是感应键合线区、印制线路由传输线区和电容焊球/通孔区。单端和差分 TDR 响应时域反射计(TDR)技术用来监控从芯片到 PCB 的信号遇到的阻抗。图 2 显示了作为一个单端信号,也可作为一个差分信号驱动的差分对中的每线 TDR 响应。图 1 中只有一个对用于 TDR 分析,而其他对接地,忽略串扰对 TDR 响应的影响。深圳金百泽电子科技股份有限公司()成立于 1997 年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的 PCB 设计

6、、 PCB 快速制造、 SMT 加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755-26546699-223单端 TDR 曲线显示了主要电感、后面跟着一小段传输线的高阻抗键合线区互连结构,其后面是电容、低阻抗通孔和焊球区。由于在差分对键合线区有强大的相互感耦合,当相同的结构进行差分驱动时,电感键合线尖峰不太明显。由于差分设置的互电容增加了一倍,电容 dip 显着恶化。消除来自通孔/焊球区的额外电容是实现 100差分阻抗的关键。图 2 还显示了焊点区的电场(E-field)曲线,以及集中在焊点上的强电场。图 2 单端和差分 TDR 曲线提高 TDR

7、性能图 3 显示了原来布局的变化(在焊点/通孔区)及其对差分 TDR 性能的影响。这些略大于焊点的孔是在焊点上的金属层 Layout_2 上实现的。原有布局的电容 dip 现在大约小到 20。另一个来自 Layout_2 的试图修改的部分是从松散耦合到紧耦合来改变通孔定位,如 Layout_3 所示。紧耦合通孔旨在提高差分对的串扰性能。它已在另一项研究中得到证明,串扰性能的改善微乎其微,这里不介绍这项研究的其他内容。Layout_3 的粉色波形显示,由于额外两个通孔之间的电容耦合,电容 dip 略差。图 3 三种布局的差分 TDR 响应回波损耗性能的影响图 4 显示了每次修改后回波损耗性能的影

8、响。Layout_3 原始布局的整体回波损耗最差。Layout_2显示出最佳的整体回波损耗,它直接关系到其 TDR 性能。深圳金百泽电子科技股份有限公司()成立于 1997 年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的 PCB 设计、 PCB 快速制造、 SMT 加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755-26546699-223在 5GHz 下 Layout_2 的回波损耗为-16dB,而在 10GHz 下为-14dB,可以轻易满足基频为-15dB 的规范,以及 10GbpsSerDe

9、s 接口一次谐波频率-10dB 的规范。图 4 每次修改后回波损耗性能的影响片芯焊点环布局的影响为了尽量减少对间串扰,理想的是用回波焊点隔开芯片上的每个差分对。当边缘速率在 20-30ps 级时,由于干扰源-受扰者串扰,可能严重恶化接收器性能,这一点至关重要。要保持通孔和焊球焊点区与Layout_2 一致,图 5 给出了与芯片封装键合线连接相关的两个额外的封装布局变化。图 5 片芯焊点环和键合线布局变化图 6 显示了三个布局的差分 TDR 和回波损耗性能。蓝色的 Layout_2 响应与前边的图一样。由于相对较小的间断电感,但其频域影响不变,Layout_4 的 TDR 性能稍好。Layout

10、_5TDR 响应显示,由于相对于其他两个布局的键合线,感应尖峰几乎为 2 倍。图 6 也显示了长键合线对回波损耗性能恶化的直接影响。图 6 由于片芯焊点环和键合线布局的改变影响了 TDR 和回波损耗性能本文小结深圳金百泽电子科技股份有限公司()成立于 1997 年,是线路板行业十强企业,总部设在深圳,研发和生产分布在深圳、惠州和西安等地,为客户提供产品研发的 PCB 设计、 PCB 快速制造、 SMT 加工、组装与测试及硬件集成等垂直整合解决方案,是国内最具特色的电子制造服务提供商。电话:0755-26546699-223本文解释了键合线封装中的两个主要不连续区;讨论了 10Gbps 数据速率范围优化键合线封装布局的快速技术;也显示了键合线长度对回波损耗性能恶化的影响。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 策划方案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。