PROTEL技术大全.doc

上传人:sk****8 文档编号:3534543 上传时间:2019-06-02 格式:DOC 页数:16 大小:83KB
下载 相关 举报
PROTEL技术大全.doc_第1页
第1页 / 共16页
PROTEL技术大全.doc_第2页
第2页 / 共16页
PROTEL技术大全.doc_第3页
第3页 / 共16页
PROTEL技术大全.doc_第4页
第4页 / 共16页
PROTEL技术大全.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

1、赛微电子网编辑整理内容版权归作者所有 1更多电子资料请登录赛微电子网 PROTEL 技术大全作者 嵌入式玩耍者 1.原理图常见错误:(1)ERC 报告管脚没有接入信号:a. 创建封装时给管脚定义了 I/O 属性;b.创建元件或放置元件时修改了不一致的 grid 属性,管脚与线没有连上;c. 创建元件时 pin 方向反向,必须非 pin name 端连线。(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。(3)创建的工程文件网络表只能部分调入 pcb:生成 netlist 时没有选择为 global。(4)当使用自己创建的多部分组成的元件时,千万不要使用 annotate.2.PCB 中常

2、见错误:(1)网络载入时报告 NODE 没有找到:a. 原理图中的元件使用了 pcb 库中没有的封装; b. 原理图中的元件使用了 pcb 库中名称不一致的封装;c. 原理图中的元件使用了 pcb 库中 pin number 不一致的封装。如三极管:sch 中 pin number 为 e,b,c, 而 pcb 中为 1,2,3。(2)打印时总是不能打印到一页纸上:a. 创建 pcb 库时没有在原点; b. 多次移动和旋转了元件,pcb 板界外有隐藏的字符。选择显示所有隐藏的字符, 缩小 pcb, 然后移动字符到边界内。(3)DRC 报告网络被分成几个部分:表示这个网络没有连通,看报告文件,使

3、用选择 CONNECTED COPPER 查找。另外提醒朋友尽量使用 WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的 DDB文件,减少文件尺寸和 PROTEL 僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。在 PCB 设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个 PCB 中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB 布线有单面布线、 双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地

4、线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通, 然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。对目前高密度的 PCB 设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复赛微电子网编辑整理内容版权归

5、作者所有 2杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛。1 电源、地线的处理既使在整个 PCB 板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述:众所周知的是在电源、地线之间加上去耦电容。尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线,通常信号线宽为:0.

6、20.3mm,最经细宽度可达 0.050.07mm, 电源线为 1.22.5 mm对数字电路的 PCB 可用宽的地导线组成一个回路 , 即构成一个地网来使用 (模拟电路的地不能这样使用)用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。2、数字电路与模拟电路的共地处理现在有许多 PCB 不再是单一功能电路(数字或模拟电路) ,而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整

7、人 PCB 对外界只有一个结点,所以必须在 PCB 内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在 PCB 与外界连接的接口处(如插头等) 。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在 PCB 上不共地的,这由系统设计来决定。3、信号线布在电(地)层上在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。4、大面积导体中连接腿的处理在大面积的接地(电)中

8、,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:焊接需要大功率加热器。容易造成虚焊点。所以兼顾电气性能与工艺赛微电子网编辑整理内容版权归作者所有 3需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal ) ,这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。5、布线中网络系统的作用在许多 CAD 系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求

9、,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。标准元器件两腿之间的距离为 0.1 英寸(2.54mm),所以网格系统的基础一般就定为 0.1英寸(2.54 mm)或小于 0.1 英寸的整倍数,如:0.05 英寸、0.025 英寸、0.02 英寸等。6、设计规则检查(DRC)布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:线与线,线与元件焊盘,

10、线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在 PCB中是否还有能让地线加宽的地方。对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。模拟电路和数字电路部分,是否有各自独立的地线。后加在 PCB 中的图形(如图标、注标)是否会造成信号短路。对一些不理想的线形进行修改。在 PCB 上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造

11、成短路。概述本文档的目的在于说明使用 PADS 的印制板设计软件 PowerPCB 进行印制板设计的流程和一些注意事项,为一个工作组的设计人员提供设计规范,方便设计人员之间进行交流和相互检查。2、设计流程PCB 的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个步骤.2.1 网表输入网表输入有两种方法,一种是使用 PowerLogic 的 OLE PowerPCB Connection 功能,选择 Send Netlist,应用 OLE 功能,可以随时保持原理图和 PCB 图的一致,尽量减少出错的可能。另一种方法是直接在 PowerPCB 中装载网表,选择 File-Im

12、port,将原理图生成的网表输入进来。赛微电子网编辑整理内容版权归作者所有 42.2 规则设置如果在原理图设计阶段就已经把 PCB 的设计规则设置好的话,就不用再进行设置这些规则了,因为输入网表时,设计规则已随网表输入进 PowerPCB 了。如果修改了设计规则,必须同步原理图,保证原理图和 PCB 的一致。除了设计规则和层定义外,还有一些规则需要设置,比如 Pad Stacks,需要修改标准过孔的大小。如果设计者新建了一个焊盘或过孔,一定要加上 Layer 25。注意:PCB 设计规则、层定义、过孔设置、 CAM 输出设置已经作成缺省启动文件,名称为Default.stp,网表输入进来以后,

13、按照设计的实际情况,把电源网络和地分配给电源层和地层,并设置其它高级规则。在所有的规则都设置好以后,在 PowerLogic 中,使用 OLE PowerPCB Connection 的 Rules From PCB 功能,更新原理图中的规则设置,保证原理图和PCB 图的规则一致。2.3 元器件布局网表输入以后,所有的元器件都会放在工作区的零点,重叠在一起,下一步的工作就是把这些元器件分开,按照一些规则摆放整齐,即元器件布局。PowerPCB 提供了两种方法,手工布局和自动布局。2.3.1 手工布局1. 工具印制板的结构尺寸画出板边(Board Outline) 。2. 将元器件分散(Disp

14、erse Components) ,元器件会排列在板边的周围。3. 把元器件一个一个地移动、旋转,放到板边以内,按照一定的规则摆放整齐。2.3.2 自动布局PowerPCB 提供了自动布局和自动的局部簇布局,但对大多数的设计来说,效果并不理想,不推荐使用。2.3.3 注意事项a. 布局的首要原则是保证布线的布通率,移动器件时注意飞线的连接,把有连线关系的器件放在一起b. 数字器件和模拟器件要分开,尽量远离c. 去耦电容尽量靠近器件的 VCCd. 放置器件时要考虑以后的焊接,不要太密集e. 多使用软件提供的 Array 和 Union 功能,提高布局的效率2.4 布线布线的方式也有两种,手工布线

15、和自动布线。PowerPCB 提供的手工布线功能十分强大,包括自动推挤、在线设计规则检查(DRC) ,自动布线由 Specctra 的布线引擎进行,通常这两种方法配合使用,常用的步骤是手工自动手工。2.4.1 手工布线1. 自动布线前,先用手工布一些重要的网络,比如高频时钟、主电源等,这些网络往往对走线距离、线宽、线间距、屏蔽等有特殊的要求;另外一些特殊封装,如 BGA,自动布线很难布得有规则,也要用手工布线。2. 自动布线以后,还要用手工布线对 PCB 的走线进行调整。2.4.2 自动布线手工布线结束以后,剩下的网络就交给自动布线器来自布。选择 Tools-SPECCTRA,启动 Specc

16、tra 布线器的接口,设置好 DO 文件,按 Continue 就启动了 Specctra 布线器自动布线,结束后如果布通率为 100%,那么就可以进行手工调整布线了;如果不到 100%,说明布局或手工布线有问题,需要调整布局或手工布线,直至全部布通为止。赛微电子网编辑整理内容版权归作者所有 52.4.3 注意事项a. 电源线和地线尽量加粗b. 去耦电容尽量与 VCC 直接连接c. 设置 Specctra 的 DO 文件时,首先添加 Protect all wires 命令,保护手工布的线不被自动布线器重布d. 如果有混合电源层,应该将该层定义为 Split/mixed Plane,在布线之前

17、将其分割,布完线之后,使用 Pour Manager 的 Plane Connect 进行覆铜e. 将所有的器件管脚设置为热焊盘方式,做法是将 Filter 设为 Pins,选中所有的管脚,修改属性,在 Thermal 选项前打勾f. 手动布线时把 DRC 选项打开,使用动态布线(Dynamic Route)2.5 检查检查的项目有间距(Clearance) 、连接性(Connectivity ) 、高速规则(High Speed)和电源层(Plane ) ,这些项目可以选择 Tools-Verify Design 进行。如果设置了高速规则,必须检查,否则可以跳过这一项。检查出错误,必须修改布

18、局和布线。注意:有些错误可以忽略,例如有些接插件的 Outline 的一部分放在了板框外,检查间距时会出错;另外每次修改过走线和过孔之后,都要重新覆铜一次。2.6 复查复查根据“PCB 检查表” ,内容包括设计规则,层定义、线宽、间距、焊盘、过孔设置;还要重点复查器件布局的合理性,电源、地线网络的走线,高速时钟网络的走线与屏蔽,去耦电容的摆放和连接等。复查不合格,设计者要修改布局和布线,合格之后,复查者和设计者分别签字。2.7 设计输出PCB 设计可以输出到打印机或输出光绘文件。打印机可以把 PCB 分层打印,便于设计者和复查者检查;光绘文件交给制板厂家,生产印制板。光绘文件的输出十分重要,关

19、系到这次设计的成败,下面将着重说明输出光绘文件的注意事项。a. 需要输出的层有布线层(包括顶层、底层、中间布线层) 、电源层(包括 VCC 层和GND 层) 、丝印层(包括顶层丝印、底层丝印) 、阻焊层(包括顶层阻焊和底层阻焊) ,另外还要生成钻孔文件(NC Drill )b. 如果电源层设置为 Split/Mixed,那么在 Add Document 窗口的 Document 项选择Routing,并且每次输出光绘文件之前,都要对 PCB 图使用 Pour Manager 的 Plane Connect进行覆铜;如果设置为 CAM Plane,则选择 Plane,在设置 Layer 项的时候

20、,要把 Layer25加上,在 Layer25 层中选择 Pads 和 Viasc. 在设备设置窗口(按 Device Setup) ,将 Aperture的值改为 199d. 在设置每层的 Layer 时,将 Board Outline 选上e. 设置丝印层的 Layer 时,不要选择 Part Type,选择顶层(底层)和丝印层的Outline、 Text、Linef. 设置阻焊层的 Layer 时,选择过孔表示过孔上不加阻焊,不选过孔表示家阻焊,视具体情况确定g. 生成钻孔文件时,使用 PowerPCB 的缺省设置,不要作任何改动h. 所有光绘文件输出以后,用 CAM350 打开并打印,

21、由设计者和复查者根据 “PCB赛微电子网编辑整理内容版权归作者所有 6检查表”检查过孔(via)是多层 PCB 的重要组成部分之一,钻孔的费用通常占 PCB 制板费用的 30%到40%。简单的说来,PCB 上的每一个孔都可以称之为过孔。从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blind via)、埋孔(buried via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径) 。埋孔是指位于印刷线

22、路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷电路板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drill hole),二是钻孔周围的焊盘区,见下图。这两部分的尺寸大小决定了过孔的大小。很显然,在高速,高密度的 PCB 设计时,设计者总是希望过孔越小越好,这样板上可以留有

23、更多的布线空间,此外,过孔越小,其自身的寄生电容也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating )等工艺技术的限制:孔越小,钻孔需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的 6 倍时,就无法保证孔壁能均匀镀铜。比如,现在正常的一块 6 层 PCB 板的厚度(通孔深度)为 50Mil 左右,所以 PCB 厂家能提供的钻孔直径最小只能达到 8Mil。 、过孔的寄生电容过孔本身存在着对地的寄生电容,如果已知过孔在铺地层上的隔离孔直径为 D2,过孔焊盘的直径为 D1,PCB 板的厚度

24、为 T,板基材介电常数为 ,则过孔的寄生电容大小近似于:C=1.41TD1/(D2-D1)过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为 50Mil 的 PCB 板,如果使用内径为 10Mil,焊盘直径为20Mil 的过孔,焊盘与地铺铜区的距离为 32Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:C=1.41x4.4x0.050x0.020/(0.032-0.020)=0.517pF ,这部分电容引起的上升时间变化量为:T10-90=2.2C(Z0/2)=2.2x0.517x(55/2)=31.28ps 。从这些数值可以看

25、出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,设计者还是要慎重考虑的。三、过孔的寄生电感同样,过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的公式来简单地计算一个过孔近似的寄生电感:L=5.08hln(4h/d)+1其中 L 指过孔的电感,h 是过孔的长度,d 是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为

26、:L=5.08x0.050ln(4x0.050/0.010)+1=1.015nH 。如果信号的上升时间是 1ns,那么其等效阻抗大小为:XL=L/T10-90=3.19。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。赛微电子网编辑整理内容版权归作者所有 7四、高速 PCB 中的过孔设计通过上面对过孔寄生特性的分析,我们可以看到,在高速 PCB 设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:1、从成本和信号质量两方面考虑,选择合

27、理尺寸的过孔大小。比如对 6-10 层的内存模块 PCB 设计来说,选用 10/20Mil(钻孔/ 焊盘)的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使用 8/18Mil 的过孔。目前技术条件下,很难使用更小尺寸的过孔了。对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻抗。2、上面讨论的两个公式可以得出,使用较薄的 PCB 板有利于减小过孔的两种寄生参数。3、PCB 板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。4、电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好,因为它们会导致电感的增加。同时电源和地的引线要尽可能粗,以减少阻抗。5、在信号换层的过孔附近放置

28、一些接地的过孔,以便为信号提供最近的回路。甚至可以在 PCB 板上大量放置一些多余的接地过孔。当然,在设计时还需要灵活多变。前面讨论的过孔模型是每层均有焊盘的情况,也有的时候,我们可以将某些层的焊盘减小甚至去掉。特别是在过孔密度非常大的情况下,可能会导致在铺铜层形成一个隔断回路的断槽,解决这样的问题除了移动过孔的位置,我们还可以考虑将过孔在该铺铜层的焊盘尺寸减小。问:从 WORD 文件中拷贝出来的符号,为什么不能够在 PROTEL 中正常显示复:请问你是在 SCH 环境,还是在 PCB 环境,在 PCB 环境是有一些特殊字符不能显示 ,因为那时保留字.问:net 名与 port 同名,pcb

29、中可否连接答复:可以,PROTEL 可以多种方式生成网络 ,当你在在层次图中以 port-port 时,每张线路图可以用相同的 NET 名,它们不会因网络名是一样而连接.但请不要使用电源端口,因为那是全局的.问::请问在 PROTEL99SE 中导入 PADS 文件, 为何焊盘属性改了复:这多是因为两种软件和每种版本之间的差异造成,通常做一下手工体调整就可以了。问:请问杨大虾:为何通过软件把 power logic 的原理图转化成 protel 后,在 protel 中无法进行属性修改,只要一修改,要不不现实,要不就是全显示属性?谢谢!复:如全显示,可以做一个全局性编辑,只显示希望的部分。问:

30、请教铺銅的原则?复:铺銅一般应该在你的安全间距的 2 倍以上.这是 LAYOUT 的常规知识.问:请问 Potel DXP 在自动布局方面有无改进?导入封装时能否根据原理图的布局自动排开?复:PCB 布局与原理图布局没有一定的内在必然联系,故此,Potel DXP 在自动布局时不会根据原理图的布局自动排开。 (根据子图建立的元件类,可以帮助 PCB 布局依据原赛微电子网编辑整理内容版权归作者所有 8理图的连接) 。问:请问信号完整性分析的资料在什么地方购买复:Protel 软件配有详细的信号完整性分析手册。问:为何铺铜,文件哪么大?有何方法?复:铺铜数据量大可以理解。但如果是过大,可能是您的设

31、置不太科学。问:有什么办法让原理图的图形符号可以缩放吗?复:不可以。问:PROTEL 仿真可进行原理性论证,如有详细模型可以得到好的结果复:PROTEL 仿真完全兼容 Spice 模型,可以从器件厂商处获得免费 Spice 模型,进行仿真。PROTEL 也提供建模方法,具有专业仿真知识,可建立有效的模型。问:99SE 中如何加入汉字,如果汉化后好象少了不少东西! 3-28 14:17:0 但确实少了不少功能!复:可能是汉化的版本不对。问:如何制作一个孔为 2*4MM 外径为 6MM 的焊盘?复:在机械层标注方孔尺寸。与制版商沟通具体要求。问:我知道,但是在内电层如何把电源和地与内电层连接。没有

32、网络表,如果有网络表就没有问题了复:利用 from-to 类生成网络连接问:还想请教一下 99se 中椭圆型焊盘如何制作?放置连续焊盘的方法不可取,线路板厂家不乐意。可否在下一版中加入这个设置项?复:在建库元件时,可以利用非焊盘的图素形成所要的焊盘形状。在进行 PCB 设计时使其具有相同网络属性。我们可以向 Protel 公司建议。问:如何免费获取以前的原理图库和 pcb 库复:那你可以的 WWW.PROTEL.COM 下载问:刚才本人提了个在覆铜上如何写上空心(不覆铜) 的文字 ,专家回答先写字,再覆铜,然后册除字,可是本人试了一下,删除字后,空的没有,被覆铜 覆盖了,请问专家是否搞错了,你

33、能不能试一下复:字必须用 PROTEL99SE 提供的放置中文的办法,然后将中文(英文)字解除元件,(因为那是一个元件)将安全间距设置成 1MIL,再覆铜,然后移动覆铜,程序会询问是否重新覆铜,回答 NO。问:画原理图时,如何元件的引脚次序?复:原理图建库时,有强大的检查功能,可以检查序号,重复,缺漏等。也可以使用阵列排放的功能,一次性放置规律性的引脚。赛微电子网编辑整理内容版权归作者所有 9问:protel99se6 自动布线后,在集成块的引脚附近会出现杂乱的走线,像毛刺一般,有时甚至是三角形的走线,需要进行大量手工修正,这种问题怎么避免?复:合理设置元件网格,再次优化走线。问:用 PROT

34、EL 画图,反复修改后,发现文件体积非常大(虚肿) ,导出后再导入就小了许多。为什么?有其他办法为文件瘦身吗?复:其实那时因为 PROTEL 的铺铜是线条组成的原因造成的,因知识产权问题,不能使用 PADS 里的“灌水”功能,但它有它的好处,就是可以自动删除“死铜” 。致与文件大,你用 WINZIP 压缩一下就很小。不会影响你的文件发送。问:请问:在同一条导线上,怎样让它不同部分宽度不一样,而且显得连续美观?谢谢!复:不能自动完成,可以利用编辑技巧实现。liaohm 问:如何将一段圆弧进行几等分?fanglin163 答复:利用常规的几何知识嘛。EDA 只是工具。问:protel 里用的 HD

35、L 是普通的 VHDL复:Protel PLD 不是,Protel FPGA 是。问:补泪滴后再铺铜,有时铺出来的网格会残缺,怎么办?复:那是因为你在补泪滴时设置了热隔离带原因,你只需要注意安全间距与热隔离带方式。也可以用修补的办法。问:可不可以做不对称焊盘?拖动布线时相连的线保持原来的角度一起拖动?复:可以做不对称焊盘。拖动布线时相连的线不能直接保持原来的角度一起拖动。问:请问当 Protel 发挥到及至时,是否能达到高端 EDA 软件同样的效果复:视设计而定。问:Protel DXP 的自动布线效果是否可以达到原 ACCEL 的水平?复:有过之而无不及。问:protel 的 pld 功能好

36、象不支持流行的 HDL 语言?复:Protel PLD 使用的 Cupl 语言,也是一种 HDL 语言。下一版本可以直接用 VHDL语言输入。问:PCB 里面的 3D 功能对硬件有何要求?复:需要支持 OpenGL.问:如何将一块实物硬制版的布线快速、原封不动地做到电脑之中?复:最快的办法就是扫描,然后用 BMP2PCB 程序转换成胶片文件,然后再修改,但你的 PCB 精度必须在 0.2MM 以上。BMP2PCB 程序可在 21IC 上下载,你的线路板必须用赛微电子网编辑整理内容版权归作者所有 10沙纸打的非常光亮才能成功。问:直接画 PCB 板时,如何为一个电路接点定义网络名?复:在 Net

37、 编辑对话框中设置。问:怎么让做的资料中有孔径显示或符号标志,同 allego 一样复:在输出中有选项,可以产生钻孔统计及各种孔径符号。问:自动布线的锁定功能不好用,系统有的会重布,不知道怎么回事?复:最新的版本无此类问题。问:如何实现多个原器件的整体翻转复:一次选中所要翻转的元件。问:我用的 p 99 版加入汉字就死机,是什么原因?复:应是 D 版所致。问:powpcb 的文件怎样用 PROTEL 打开?复:先新建一 PCB 文件,然后使用导入功能达到。问:怎样从 PROTEL99 中导入 GERBER 文件复:Protel pcb 只能导入自己的 Gerber,而 Protel 的 CAM

38、 可以导入其它格式的 Gerber.问:如何把布好 PCB 走线的细线条部分地改为粗线条复:双击修改+全局编辑。注意匹配条件。修改规则使之适应新线宽。问:如何修改一个集成电路封装内的焊盘尺寸? 若全局修改的话应如何设置?复:全部选定,进行全局编辑问:如何修改一个集成电路封装内的焊盘尺寸?复:在库中修改一个集成电路封装内的焊盘尺寸大家都知道,在 PCB 板上也可以修改。(先在元件属性中解锁) 。问:能否在做 PCB 时对元件符号的某些部分加以修改或删除?复:在元件属性中去掉元件锁定,就可在 PCB 中编辑元件,并且不会影响库中元件。问:该焊盘为地线,包地之后,该焊盘与地所连线如何设置宽度复:包地前设置与焊盘的连接方式问:为何 99se 存储时要改为工程项目的格式?复:便于文件管理。问:如何去掉 PCB 上元件的如电阻阻值,电容大小等等,要一个个去掉吗,有没有快捷方法复:使用全局编辑,同一层全部隐藏

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 策划方案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。