1、-8. 假定用 16k 位 8 的存储器芯片 组成一个多体交叉的 64k 位 8 的存储器,则地址为BFFFH 所在芯片的最小全局地址为 ( ) ( 2 分)A.0000H B.0001H C.0002H D.0003H.标准答案: D专升本计算机组成原理9. 下列关于指令操作码 (OP)的描述中,错误的是 ( ) ( 2 分)一、 (共 75 题 ,共 150 分)1. 冯诺衣曼计算机工作方式的基本特点是 ( ) ( 2 分)A.以控制器为中心 B.按地址访问并顺序执行指令C.堆栈操作 D.存储器按内部选择地址。.标准答案: BA.操作码可向未使用的地址码字段 扩展B.操作码表征指令的功能C
2、.OP 字段为 n 位时最多支持 2n 条指令D.指令中必须有操作码字段.标准答案: C2. 下列关于计算机系统层次结构的描述中,不正确的是 ( ) ( 2 分)A.微程序级属于硬件级,其它级都是 软件级B.固件功能类似于软件,形态类似硬件C.从功能看,软件与硬件具有等价性10. 指令执行所需的操作数不会来自 ( ) ( 2分)A.指令寄存器 IR B.主存C.通用寄存器 D.变址寄存器.标准答案: DD.不同机器级的程序具有不同的执行效率。.标准答案: A 11. 指令系统采用不同 寻址方式的目的是 ( ) ( 2分)A.实现存贮程序和程序控制;3. 与十进制数 -65 对应的 8 位移 码
3、为 ( ) ( 2 分)A.00111111 B.01000001 C.11000001 D.1011111l.标准答案: AB.缩短指令长度,扩大寻址空间,提高 编程灵活性;。C.可直接访问外存;D.提供扩展操作码的可能并降低指令译码的难度;.标准答案: B4. CRC 编码的码距为 ( ) ( 2 分)A.1 B.2 C.3 D.4.标准答案: C12. 在 CPU 中,指令寄存器 IR 用来存放( ) ( 2 分)A.正在执行的指令 B.即将执行的指令C.已执行的指令 D.指令地址.标准答案: A5. 某计算机字长 8 位,两个有符号整数 x补 = 44H , y 补 = DCH,在该机
4、中执行算术运算 x +2y 后得到的结果及相应溢出标志位 OF 的值分别为 ( ) ( 2 分)A.32H, 0 B.32H, 1 C.FCH, 0 D.FCH, 1.标准答案: C13. 总线复用方式可以 ( ) ( 2 分)A.提高总线的传输带宽 B.增加总线的功能C.减少总线中信号线的数量 D.提高 CPU 利用率。.标准答案: C6. 加法器采用先行进位的目的是 ( ) ( 2 分)A.优化加法器的结构 B.加速进位位的产生C.保证运算结果正确 D.正确传递进位位.标准答案: B14. 假定一个同步总线的工作频率为 33MHz,总线中有 32 位数据 线,每个总线时钟传输一次数据,则该
5、总线的最大数据传输率为 ( ) ( 2 分)A.66MB/s B.132MB/s C.528MB/s D.1056MB/s.标准答案: B7. 相联存贮器寻址的原理是 ( ) ( 2 分)-A.地址方式 B.堆栈方式C.内容指定方式 D.地址方式与堆栈方式.标准答案: C15. 中断屏蔽字的作用是 ( ) ( 2 分)A.暂停外设对主机的访问 B.暂停对某些中断的响应C.暂停对一切中断的处理 D.暂停 CPU 对主存的访问. B 标准答案:1第 1 页共 5 页-10. 存储器的数据总线宽度为 32 位,存取周期为 200ns,则存储器的带宽是3. 假定某编译器对某段高级语言程序编译生成两种不
6、同的指令序列 S1 和 S2,在 _MB/s( 2 分)时钟频率为 500MHz 的机器 M 上运行,目标指令序列中用到的指令类型有 A、 B、 .标准答案: 1. 20;C 和 D 四 类。四类指令在 M 上的 CPI 和两个指令序列所用的各类指令条数如下表12. 计算机系统中的存贮器系统是指( ) ( 2 分)A.RAM 存贮器B.ROM 存贮器C.主存贮器所示。 则指令 D.cache、主存贮器和外存贮器序列 S1 的 CPI 为 _,指令序列 S2 的 CPI 为 _。 .标准答案: D( 4 分)25. 某机字长 32 位,其中 1 位符号位, 31 位表示尾数。若用定点小数表示,则
7、最.标准答案: 1. 1.9 ;2. 3.25;大正小数为( ) ( 2 分)5. 设某程序执行前 r0 =0x 11223344。依次执行下列指令 :r1=0x100; STR r0, r1 A.( 1 2-32) B.( 1 2-31)(将 r0 中的数据存放到 r1 的内容所指向的主存单元); LDRB r2 ,r1 (从 r1 内容 C.2-32 D.2-31所指主存单元取一个字节的数据送 r2 中保存)。若数据在主存中按小端模式存 .标准答案: B放,则 r2 中的内容为 _, _按大端26. 算术/ 逻辑运算单元 74181ALU 可完成( ) ( 2 分)模式存放时,则 r2 中
8、的内容为A.16 种算 术运算功能_。 _ ( 4 分)B.16 种逻辑运算功能.标准答案: 1. 0X44( 44H 均可);2. 0 X11(或写 11H 也可);C.16 种算术运算功能和 16 种逻辑 运算功能D.4 位乘法运算和除法运算功能 18. 假定某数 x =-0100 1010B,在计算机内部的表示为 1011 0110B,则该数采用的编码方法为 _( 2 分) .标准答案: C.标准答案: 1. 补码;13. 存储单元是指( ) ( 2 分)A.存放一个二进制信息位的存贮元 19. 某 8 位补码数据 10010101 算术右移一位后的值为B.存放一个机器字的所有存贮元集合
9、 _( 2 分)C.存放一个字节的所有存贮元集合.标准答案: 1. 11001010;D.存放两个字节的所有存贮元集合;6. 有效信息为 1101,生成多项式 G(x) 1011,则有效信息的 CRC 码为 .标准答案: B _( 2 分) 28. 相联存贮器是按( )进行寻址的存贮器。 ( 2 分).标准答案: 1. 1100 010 (填写 010 也得分); A.地址方式 B.堆栈方式C.内容指定方式 D.地址方式与堆 栈方式7. 在变址寄存器寻址方式中,若变址寄存器的内容是 4E3CH,偏移量是 63H,则 .标准答案: C对应的有效地址是 _H。 (用 16 进制数表示 ) ( 2
10、分).标准答案: 1. 4E9F; 29. 变址寻址方式中,操作数的有效地址等于( ) ( 2 分)A.基值寄存器内容加上形式地址(位移量)8. 某计算机存储字长 32 位 ,假定在取指令阶段修改 PC 值 ,则 PC 的增量为_ ( 2 B.堆栈指示器内容加上形式地址(位移量)分)C.变址寄存器内容加上形式地址(位移量) .标准答案: 1. 4;D.程序记数器内容加上形式地址(位移量).标准答案: C-2第 2 页共 5 页-11. 以下叙述中正确描述的句子是 :( ) ( 2 分) D.以上都不对。A.同一个 CPU 周期中,可以并行执行的微操作叫相容性微操作 .标准答案: AB.同一个
11、CPU 周期中,不可以并行执行的微操作叫相容性微操作38. 某计算机采用微程序控制器,某互斥命令组中由 4 个微命令组成,则微指令寄C.同一个时钟周期中,可以并行执 行的微操作叫相斥性微操作存器中相应字段的位数至少需( ) ( 2 分) D.同一个时钟周期中,不可以并行执行的微操作叫相斥性微操作A.2 位 B.3 位 C.4 位 D.5 位.标准答案: A.标准答案: B12. 计算机使用总线结构的主要优点是便于实现积木化,同时( ) ( 2 分)39. 下列关于指令周期的叙述中 ,错误的是( ) ( 2 分)A.减少了信息传输量 B.提高了信息传输的速度A.指令周期的第一阶段一定是取指周期
12、C.减少了信息传输线的条数 D.加重了 CPU 的工作量B.不同寻址方式下同一功能指令的周期长度不同.标准答案: CC.在指令的取指周期实现 PC 增量操作13. 列关于计算机系统层次结构的描述中,不正确的是( ) ( 2 分) D.指令周期由若干个机器周期或时钟周期组成A.从功能看,软件与硬件具有等价性。 .标准答案: BB.固件功能类似于软件,形态类似硬件。40. 单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,C.微程序级属于硬件级,其它级都是 软件级。另一个常常采用( ) ( 2 分) D.不同机器级的程序具有不同的执行效率。A.堆栈寻址方式 B.立即寻 址方式.标
13、准答案: CC.隐含寻址方式 D.间接寻 址方式14. 计算机硬件能直接识别和执行的语言是( ) ( 2 分) .标准答案: CA.高级语言 B.汇编语言 C.机器语言 D.符号语言41. 下列寻址方式中,执行速度最快的是( ) ( 2 分).标准答案: CA.寄存器寻址 B.相对寻址15. -1 的 8 位补码 表示是( ) ( 2 分) C.直接寻址 D.存储器间接寻址 A.00000001 B.10000001 C.10000000 D.11111111.标准答案: A .标准答案: D4. 某页式虚拟存储器中,页大小为 4KB,虚存大小为 4GB,物理内存的块大小为13. 下面关于溢出
14、的叙述中不正确的是( ) ( 2 分) 16B,则对应的虚页号位数为( ) ( 2 分)A.浮点数溢出的条件是阶码溢出 ; A.12 B.20 C.28 D.32B.定点运算器产生溢出的原因是运算 结果超出了定点数的表示范围 ; .标准答案: BC.当定点运算器采用双符号位时,若运算 结果的双符号位不同则溢出 ;6. 加法器采用先行进位的目的是( ) ( 2 分) D.当定点运算器采用单符号位时,若符号位与最高数值位相异则溢出。A.优化加法器的结构 B.加速 进位位的产生.标准答案: DC.保证运算结果正确 D.正确 传递进位位14. CPU 响应 DMA 请求的时间是( ) ( 2 分) .
15、标准答案: BA.必须在一条指令执行完毕时 B.必须在一个总线周期结束时44. 某计算机字长 8 位,X 补 = 1.0010011 ,则 X/4 补C.可在任一时钟周期结束时 D.在判明没有中断请求之后=_B。 ( 2 分).标准答案: B.标准答案: 1. 11100100;15. 在计数器定时查询方式下,若计数值均从 0 开始计数,则( ) ( 2 分)45. 十进制数-0.125 对应的 IEEE 754 32 位浮点数为A.设备号小的优先级高_H。 ( 2 分)B.设备号大的优先级高.标准答案: 1. BE000000; C.每个设备使用总线的机会均等3第 3 页共 5 页-16.
16、当满足_时, 成立。 46. 7 200 转磁盘的平均等待时间大约为 _ms。 (保留整数) ( 2 分).标准答案: 1. 6; ( 2 分)5. 考虑下列代码段 ( 4 分).标准答案: 1. si = -1;2. i = -1;A.见图 B.见图 C.见图 D.见图.标准答案: C6. CPU 响应中断的时间是 _。 ( 2 分)A.中断源提出请求 B.取指周期结束C.执行周期结束 D.间址周期结束.标准答案: C14. 在单级中断系统中, CPU 一旦响应中断,则立即关闭 _标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 ( 2 分)A.中断允许 B.中断请求 C
17、.中断屏蔽 D.中断保护.标准答案: A7. 常用的虚拟存储器寻址系统由 _两级存储器组成。 ( 2 分)A.主存辅存 B.Cache主存C.Cache 辅存 D.主 存 硬 盘.标准答案: A16. 单地址指令 _。 ( 2 分)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数,也能对双操作数 进行运算D.无处理双操作数的功能.标准答案: C9. DMA 访问主存时,让 CPU 处于等待状态,等 DMA 的一批数据访问结束后,CPU 再恢复工作, 这种情况称作 _。 ( 2 分)A.停止 CPU 访问主存 B.周期挪用C.DMA 与 CPU 交替访问 D.DMA
18、.标准答案: A14. 在 CPU 的寄存器中, _对用户是完全透明的。 ( 2 分)A.程序计数器 B.指令寄存器 C.状态寄存器 D.通用寄存器.标准答案: B7. 计算机操作的最小单位时间是 _。 ( 2 分)A.时钟周期 B.指令周期 C.CPU 周期 D.中断周期.标准答案: A15. 下列关于具有指出并纠正一位错误的海明校验码的描述中错误的是_( 2分)A.海明校验计算校验位时采用的仍是奇校验或偶校验;B.5 位校验位可对 12 至 26 位有效信息位 进行海明校验;8. 用以指定待执行指令所在地址的是 _C_。 ( 2 分)A.指令寄存器 B.数据计数器C.程序计数器 PC D.
19、累加器C.指错字由校验位组成 ,若指错字 为 0001 则最左位有错;D.海明校验的校验范围包括被校验的数据和校验位本身;.标准答案: C.标准答案: C16. 冯诺依曼结构计算机中指令和数据均以二进制形式存放在主存中, CPU 区分它53. 总线通信中的同步控制 _。 ( 2 分)A.只适合于 CPU 控制的方式B.由统一时序控制的方式C.只适合于外围设备控制的方式们的依据 ( 2 分)A.指令的操作码及地址码 B.指令和数据的寻址方式C.指令周期的不同时间段 D.指令和数据的存储单元.标准答案: CD.只适合于主存.标准答案: B 61. 若从 16 种状态 00001111 中选出 8
20、种作为有效编码,假定这 8 种编码是0000、 0011、 0101、 0110、 1001、 1010、 1100、 1111,则这种编码的码距是 _54. 一个 16K32 位的静态存储器,其地址线和数据线的总和是 _。 ( 2 分)A.48 B.46 C.36 D.32.标准答案: B( 2 分)A.1 B.2 C.3 D.4.标准答案: B-62. 已知 值是_( 2 分)4第 4 页共 5 页-A.1.01101 B.0.00001 C.1.00001 D 溢 . 出70. 立即数寻址方式下,取指周期完成时, CPU 中存放立即数的寄存器是.标准答案: C_, _仅存放指令地址17.
21、 某计算机字长 8 位,机器数 11111111 对应的十进制真值不可能是 _( 2 的寄存器是 _。 _ ( 2分) 分)A.-1 B.127 C.-0 D.-128.标准答案: 1. 指令寄存器 IR(写 IR 也可);2. 程序计数器 PC(或写 PC 也可以); .标准答案: D7. 任何指令的第一周期一定是 _周期 ( 2 分)15. 设 PC、 AR、 DR、 Ri 等分别表示 CPU 中的程序计数器、地址寄存器、指 .标准答案: 1. 取指;令寄存器中的形式地址字段、数据缓冲寄存器和通用寄存器。 表示四项操作 :从寻址方式的角度考虑,可能 8. 列关于计算机系统层次结构的描述中,
22、不正确的是( ) ( 2分)A.从功能看,软件与硬件具有等价性。存在的操作有 _ ( 2 B.固件功能类似于软件,形态类似硬件。分) C.微程序级属于硬件级,其它级都是软件级。A.见图 B.见图 C.见图 D.见图 D.不同机器级的程序具有不同的执行效率。.标准答案: D .标准答案: C17. 下列为采用补码表示的浮点数的尾数,属于规格化编码的是 _( 2 分) 73. 计算机硬件能直接识别和执行的语言是( ) ( 2 分) A.1.101l B.1.001l C.0.0101 D.0.001lA.高级语言 B.汇编语言 C.机器语言 D.符号语言.标准答案: B .标准答案: C18. 待
23、传输的数据块的长度为 10 位 ,采用 CRC 校验且使用的生成多 项式为 x3+1,则 74. -1 的 8 位补码表示是( ) ( 2 分)对应的 CRC 码的位数为 _( 2 分)A.00000001 B.10000001 C.10000000 D.11111111 A.11 B.12 C.13 D.14.标准答案: D .标准答案: C10. 下面关于溢出的叙述中不正确的是( ) ( 2 分)15. 下列关于微指令的叙述中不正确的是 ( )。 ( 2 分) A.浮点数溢出的条件是阶码溢出 ;A.微指令中可以不设置下地址字段B.定点运算器产生溢出的原因是运算 结果超出了定点数的表示范围
24、; B.同一条微指令中的微命令属于相容性微命令C.当定点运算器采用双符号位时,若运算 结果的双符号位不同则溢出 ; C.微指令中常常包含判别测试位 .D.当定点运算器采用单符号位时,若符号位与最高数值位相异则溢出。D.微指令的长度与指令的复杂度有关 .标准答案: D.标准答案: D16. 某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区 (ROM 和 RAM均为连续区域 ),按字节编址 .现用 2K 8 位 的 ROM 芯片和 4K 4 位 的 RAM 芯片来设 计该存储器 ,则需要上述规格的 ROM 芯片数和 RAM 芯片数分别为 _片和_ 片。 ( 2 分).标准答案: 1. 2;2. 30;17. 设某动态存储器的行列结构为 128 行 6 列 4 ,则该动态存储器的刷新计算器的模为 _ ,常见的三种刷新方式中,存在死时间的刷新方式是_。 ( 2 分).标准答案: 1. 128;2.集中式刷新 ;5第 5 页共 5 页