1、精选计算机组成原理试题一、选择题(共 20 分,每 题 1 分)1零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 _C_。A立即数和栈顶;B暂存器;C栈顶和次栈顶;D累加器。2_C_可区分存储单元中存放的是指令还是数据。A存储器;B运算器;C控制器;D用户。3所谓三总线结 构的计算机是指 _B_。A地址线、数据线和控制线三组传输线。BI/O 总线、主存 总统和 DMA 总线三组传输线;CI/O 总线、主存总线和系统总线三组传输线;D设备总线、主存总线和控制总线三组传输线 。4某 计 算 机 字 长 是 32 位 ,它 的 存 储 容 量 是 256KB ,按 字 编 址 , 它的寻
2、址范围是 _B_。A128K;B64K ;C64KB ;D128KB 。5主机与设备传 送数据时,采用 _A_ ,主机与设备是串行工作的。A程序查询方式;B中断方式;CDMA 方式;D通道。6在整数定点机中,下述第 _B_种说法是正确的。A原码和反码不能表示 - 1,补码可以表示 - 1;B三种机器数均可表示 -1;C三种机器数均可表示 -1,且三种机器数的表示范围相同;D三种机器数均不可表示 - 1。7变址寻址方式中,操作数的有效地址是 _C_。A基址寄存器内容加上形式地址(位移量) ;B程序计数器内容加上形式地址;C变址寄存器内容加上形式地址;D以上都不对。8向量中断是 _C_。A外设提出
3、中断;B由硬件形成中断服务程序入口地址;C由硬件形成向量地址,再由向量地址找到中断服务程序入口地址精选D以上都不对。9一个节拍信号的 宽度是指 _C_。A 指令周期;B机器周期;C时钟周期;D存储周期。10将微程序存储在 EPROM 中的控制器是 _A_控制器。A静态微程序;B毫微程序;C动态微程序;D微程序。11隐指令是指 _D_。A操作数隐含在操作码中的指令;B在一个机器周期里完成全部操作的指令;C指令系统中已有的指令;D指令系统中没有的指令。12当用一个 16 位的二进制数表示浮点数时,下列方案中第 _B_种最好。A阶码取 4 位(含阶符 1 位 ),尾 数 取 12 位(含数符 1 位
4、 );B阶码取 5 位(含阶符 1 位 ),尾 数 取 11 位(含数符 1 位 );C阶码取 8 位(含阶 符 1 位 ),尾 数 取 8 位(含数符 1 位 );D阶码取 6 位(含阶符 1 位 ),尾 数 取 12 位(含数符 1 位 )。13DMA 方式_B_。A既然能用于高速外围设备的信息传送,也就能代替中断方式;B不能取代中断方式;C也能向 CPU 请求中断处理数据传送;D内无中断机制。14在中断周期中,由 _D_将允许中断触发器置“ 0”。A关中断指令;B机器指令;C开中断指令;D中断隐指令。15在单总线结构的 CPU 中,连接在总线上的多个部件 _B_。A某一时刻只有一个可以向
5、总线发送数据,并且只有一个可以从总线接收数据;B某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;C可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据;D可以有多个同时向总线发送数据,但可以有一个同 时从总线接收数据。16三种集中式总线控制中, _A_ 方式 对电路故障最敏感。A链式查询;B计数器定时查询;C独立请求;D以上都不对。17一个 16K 8 位的存储器,其地址线和数据线的总和是 _D_。A48;精选B46;C17;D2218在间址周期中, _C_。A所有指令的间址操作都是相同的;B凡是存储器间接寻址的指令,它们的操作都是相同的;C对于存储器间接寻址或寄
6、存器间接寻址的指令,它们的操作是不同的;D以上都不对。19下述 说法中 _B_是正确的。AEPROM 是可改写的,因而也是随机存 储器的一种;BEPROM 是可改写的,但它不能用作为 随机存储器用;CEPROM 只能改写一次,故不能作为随机存储器用;DEPROM 是可改写的,但它能用作为随机存储器用。20打印机的分类方法很多,若按能否打印汉字来区分,可分为 _C_。A并行式打印机和串行式打印机;B击打式打印机和非击打式打印机;C点阵式打印机和活字式打印机;D激光打印机和喷墨打印机。二、填空(共 20 分,每空 1 分)1设浮点数 阶码为 8 位(含 1 位 阶 符 ),尾 数 为 24 位(含
7、 1 位 数 符 ),则 32 位二进制127 23补码浮点规格化数对应的十进制真值范围是:最大正数为 2 (1- 2 ) ,最小 正 数 为 2 129 ,最 大 负 数 为 2 128 (- 2 1 - 2 23 ) , 最 小 负 数 为127- 2 。2指 令 寻 址 的 基 本 方 式 有 两 种 , 一种是 顺序 寻址方式, 其指令地址由 程序计数器 给出,另一种是 跳跃 寻址方式,其指令地址由 指令本身 给出。3在 一 个 有 四 个 过 程 段 的 浮 点 加 法 器 流 水 线 中 , 假设四个过程段的时间分别是 T1 = 60ns T2 = 50ns T3 = 90ns T
8、4 = 80ns。则加法器流水线的时钟周期至少为 90ns 。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为 280ns 。4一个浮点数,当其尾数右移时,欲使其值不变,阶码必须 增加 。尾数右移 1 位,阶码 加 1 。5存储器由 m(m 1,2,4,8, )个模块组成,每个模块有自己的 地址 和数据 寄存器,若存储器采用 模 m 编址,存储器带宽可增加到原来的 m倍。6按序写出多重中断的中断服务程序包括 保护现场 、 开中断 、 设备服务 |。 恢复现场 和中断返回几部分。1A A 2 ) B2 127(1- 2 127(1- 2 23 129 128 1- 2 23 12
9、7C2 (- 2 ) D- 2三、名词解释 (共 10 分,每题 2 分 )1微操作命令和微操作答 :微 操 作 命 令 是 控 制 完 成 微 操 作 的 命 令 ; 微操作是由微操作命令控制实现的最基本操作。精选2快速缓冲存 储器答 :快 速 缓 冲 存 储 器 是 为 了 提 高 访 存 速 度 , 在 CPU 和主存之间增设的高速存储器,它对用户是透明的。 只要将 CPU 最近期需用的信息从主存调入缓存, 这样 CPU 每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。3基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容。4流水线中的多 发技术答:为了提高流水线
10、的性能,设法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果,这就是流水线中的多发技术。5指令字长答:指令字长是指机器指令中二进制代码的总位数。四、计算题( 5 分)设机器数字长为 8 位 (含 1 位符号位) ,设 A 964,B 1332 ,计 算 A B 补 ,并 还 原 成 真 值 。计算题 答: A+B 补 1.1011110, A+B (- 17/64)A- B补 1.1000110, A- B (3 5/64)五、简答题(共 20 分)1异步通信与同步通信的主要区别是什么,说明通信双方如何联络。 (4 分)同步通信和异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一
11、的时序,统一的传输周期进行信息传输, 通信双方按约定好的时序联络。 后者没有公共时钟, 没有固定的传输周期, 采用应答方式通信, 具体的联络方式有不互锁、半互锁和全互锁三种。 不互锁方式通信双方没有相互制约关系; 半互锁方式通信双方有简单的制约关系; 全互锁方式通信双方有完全的制约关系。其中全互锁通信可靠性最高。2为什么外 围设备要通过接口与 CPU 相连?接口有哪些功能?( 6 分)答:外围设备要通过接口与 CPU 相连的原因主要有:(1)一台机器通常配有多台外设,它们各自有其设备号(地址) ,通过接口可实现对设备的选择。(2)I/O 设备种类繁多,速度不一,与 CPU 速度相差可能很大,通
12、过接口可实现数据缓冲,达到速度匹配。(3)I/O 设备可能串行传送数据,而 CPU 一般并行传送,通过接口可实现数据串并格式转换。(4)I/O 设备的入 / 出电平可能与 CPU 的入/ 出电平不同,通过接口可实现电平 转换。(5)CPU 启动 I/O 设备工作,要向外设发各种控制信号,通过接口可传送控制命令。(6)I/O 设备需将其工作状况 (“忙 ”、“就 绪 ”、“错 误 ”、“中 断 请 求 ” 等 )及 时 报 告 CPU,通过接口可监视设备的工作状态,并保存状态信息,供 CPU 查询。可见归纳起来, 接口应具有选址的功能、 传送命令的功能、 反映设备状态的功能以及传精选送数据的功能
13、(包括缓冲、数据格式及电平的转换) 。六、问答题(共 15 分)1设 CPU 中各部件及其相互连接关系如下图所示。图中 W 是写控制标志, R 是读控制标志, R1 和 R2 是 暂 存 器 。(8 分)W微操作命令形成部件CPURMAR IR PC存储器内部总线 BusMDR ACC R1 R2ALU(1)假设要求在取指周期由 ALU 完成 (PC) + 1 PC 的操作(即 ALU 可以对它的一个源操作数完成加 1 的 运 算 )。要 求 以 最 少 的 节 拍 写 出 取 指 周 期 全 部 微 操 作 命 令 及 节 拍 安 排 。答:由于 (PC) +1 PC 需由 ALU 完成,因
14、此 PC 的值可作为 ALU 的一个源操作数,靠控制 ALU 做 1 运算得到 (PC) + 1,结果送至与 ALU 输出端相连的 R2,然后再送至 PC。此题的关键是要考虑总线冲突的问题,故取指周期的微操作命令及节拍安排如下:T0 PC MAR ,1RT1 M(MAR) MDR ,(PC) + 1R 2T2 MDR IR ,OP(IR) 微 操 作 命 令 形 成 部 件T3 R2 PC(2)写出指令 ADD # (#为立即寻址特征,隐含的操作数在 ACC 中)在执行阶段所需的微操作命令及节拍安排。答:立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T0 Ad(IR) R1 ;立即数
15、R 1T1 (R1)+ (ACC) R 2 ;ACC 通过总线送 ALUT2 R2 ACC ;结果 ACC2DMA 接口主要由哪些部件组成?在数据交换过程中它应完成哪些功能?画出 DMA工作过程的流程图(不包括预处理和后处理)答 :DMA 接口主要由数据缓冲寄存器、 主存地址计数器、 字计数器、 设备地址寄存器、精选中断机构和 DMA 控制逻辑等组成。在数据交换过程中, DMA 接口的功能有: (1)向 CPU提出总线请求信号; (2)当 CPU 发出总线响应信号后,接管对总线的控制; (3)向存储器发地址信号(并能自动修改地址指针) ;(4)向存储器发读 /写等控制信号,进行数据传送;(5)
16、修改字计数器,并根据传送字数,判断 DMA 传送是否结束; (6)发 DMA 结束信号,向 CPU 申 请程序中断,报告一组数据传送完毕。 DMA 工作过程流程如图所示。DMA 请求DMA 响应发送主存地址传送一个字修改地址指针和字计数器否 测试传送是否结束?是DMA 结束七、设计题( 10 分)设 CPU 共有 16 根地址线, 8 根数据线,并用 MREQ 作访存控制信号(低电平有效) ,用 WR 作读写控制信号(高电平为读,低电平为写) 。现有下列芯片及各种门电路(门电路自 定 ),如 图 所 示 。画 出 CPU 与存储器的连接图,要求:(1)存 储 芯 片 地 址 空 间 分 配 为
17、 : 最大 4K 地址空间为系统程序区, 相邻的 4K 地址空间为系统程序工作区,最小 16K 地址空间为用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细 画出片选逻辑。精选Am A 0 A k A0G1 Y7G2AY6CS CS G2BROM RAMPD/Progr WE CBA Y0Dn D0 Dn D 0 74138译码器ROM: 2K 8位8K 8位 32K 8位 RAM: 1K 4位2K 8位 8K 8位 16K 1位 4K 4位 G1,G ,G2B为控制端2AC, B, A 为变量控制端Y , Y0 为输出端7(1)主存地址空间分配:6000H 67FFH 为系统程序区;
18、6800H 6BFFH 为用户程序区。答 :(1)主存地址空间分配。 (2 分)A15 , A 11 , A7 , , A01 1 1 1 1 1 1 1 1 1 1 1 1 1 1 111111111100101010101010101010101最大 4K 2K 8 位 ROM 2 片1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 011111100101010101010101010101010相邻 4K 4K 4 位 RAM 2 片0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 000000110101010101010101010101010最小 16K 8K
19、 8 位 RAM 2 片0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1(2)合理选用上述存储芯片,说明各选几片?2)根据主存地址空间分配最大 4K 地址空间为系统程序区,选用 2 片 2K 8 位 ROM 芯 片 ;(1 分)相邻的 4K 地址空间为系统程序工作区, 选用 2 片 4K 4 位 RAM 芯 片 ;(1 分)最小 16K 地址空间为用户程序区,选用 2 片 8K 8 位 RAM 芯 片 。(1 分)(3)详细 画出存储芯片的片选逻辑图。精选+5VG1G2AY7 & G2BMREQA 15C & &A 14A 13BAYY101 &A 12A 11A 10A 0CP
20、U 8K8位 8K8位 4K4位RAM RAM RAM 4K4位RAM 2K8位ROM 2K8位ROMD 7D 4D 3D0WRA 14A 15G1G2AY 5 &MREQ A13GC2BY 4A12A11BAA 10A 9A0 A 10 A 0 A9 A 0 A 9 A02K 8 位 1K 4 位 1K 4 位ROM RAM RAMD 7 D 7 D0 D7 D 4 D3 D 0D 4D3D 0WR答案:精选一、选择题(共 20 分,每题 1 分)1C 2C 3B 4B 5A 6B 7C8C 9C 10A 11D 12B 13B 14D15B 16A 17D 18C 19B 20C二、填空(
21、共 20 分,每空 1 分)1A A 2 ) B2 127(1- 2 23 129127(1- 2 23 129 128 1- 2 23 127C2 (- 2 ) D- 22A 顺序 B程序计数器 C跳跃 D 指令本身3A 90ns B280ns4A A 增加 B加 15A 地址 B数据 C模 m D m6A 保护现场 B开中断 C设备服务 D恢复现场三、名词解释 (共 10 分,每题 2 分 )1微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作。2快速缓冲存 储器答:快速缓冲存储器是为了提高访存速度,在 CPU 和主存之间增设的高速存储器,它对
22、用户是透明的。 只要将 CPU 最近期需用的信息从主存调入缓存, 这样 CPU 每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。3基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容。4流水线中的多 发技术答:为了提高流水线的性能,设法在一个时钟周期 (机器主频的倒数) 内产生更多条指令的结果,这就是流水线中的多发技术。5指令字长答:指令字长是指机器指令中二进制代码的总位数。四 、(共 5 分)计算题 答: A+B 补 1.1011110, A+B ( - 17/64)A- B 补 1.1000110, A- B (35/64)五、简答题(共 20 分)1(4 分)答:
23、同步通信和异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一的时序,统一的传输周期进行信息传输, 通信双方按约定好的时序联络。 后者没有公共时钟, 没有固定的传输周期, 采用应答方式通信, 具体的联络方式有不互锁、半互锁和全互锁三种。 不互锁方式通信双方没有相互制约关系; 半互锁方式通信双方有简单的制约关系; 全互锁方式通信双方有完全的制约关系。其中全互锁通信可靠性最高。2(6 分,每写出一种 给 1 分,最多 6 分)答:外围设备要通过接口与 CPU 相连的原因主要有:(1)一台机器通常配有多台外设,它们各自有其设备号(地址) ,通过接口可实现对设备的选择。(2)I/O 设备 种类繁
24、多,速度不一,与 CPU 速度相差可能很大,通 过接口可实现数据缓冲,达到速度匹配。(3)I/O 设备 可能串行 传送数据,而 CPU 一般并行传送,通过接口可实现数据串并格式转换。精选(4)I/O 设备 的入 / 出电平可能与 CPU 的入 / 出电平不同,通过接口可实现电平转换。(5)CPU 启 动 I/O 设备工作,要向外设发各种控制信号,通过接口可传送控制命令。(6)I/O 设备 需将其工作状况 (“忙 ”、“就 绪 ”、“错 误 ”、“中 断 请 求 ” 等 )及 时 报 告 CPU,通过接口可监视设备的工作状态,并保存状态信息,供 CPU 查询。可见归纳起来, 接口应具有选址的功能
25、、 传送命令的功能、 反映设备状态的功能以及传送数据的功能(包括缓冲、数据格式及电平的转换) 。4(5 分)答:(1)根据 IR 和 MDR 均为 16 位,且采用单字长指令,得出指令字长 16 位。根据 105种操作,取操作码 7 位 。因 允 许 直 接 寻 址 和 间 接 寻 址 ,且 有 变 址 寄 存 器 和 基 址 寄 存 器 , 因此取 2 位寻址特征,能反映四种寻址方式。最后得指令格式为:7 2 7OP M AD其中 OP 操作码,可完成 105 种操作;M 寻址特征,可反映四种寻址方式;AD 形式地址。7 = 128,一次间址的寻址范围是 216 = 65536。这种格式指令
26、可直接寻址 2(2)双字长指令格式如下:7 2 7OP M AD 1AD2其中 OP、M 的含义同上;AD 1 AD 2 为 23 位形式地址。23 = 8M 。 这种格式指令可直接寻址的范围为 2(3)容量为 8MB 的存储器, MDR 为 16 位,即对应 4M 16 位的存储器。可采用双字长指令,直接访问 4M 存储空间,此时 MAR 取 22 位;也可采用单字长指令,但 RX 和 RB取 22 位,用变址或基址寻址访问 4M 存储空间。六、 (共 15 分)问答题1(8 分)答:(1)由于 (PC) + 1 PC 需由 ALU 完成,因此 PC 的值可作为 ALU 的一个源操作数,靠控制 ALU 做1 运算得到 (PC) + 1,结 果送至与 ALU 输出端相连的 R2,然后再送至 PC。此题的关键是要考虑总线冲突的问题,故取指周期的微操作命令及节拍安排如下:T0 PC MAR ,1RT1 M(MAR) MDR ,(PC) + 1R 2T2 MDR IR ,OP(IR) 微 操 作 命 令 形 成 部 件T3 R2 PC(2)立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T0 Ad(IR) R 1 ;立即数 R 1T1 (R1)+ (ACC) R 2 ;ACC 通过总线送 ALUT2 R2 ACC ;结果 ACC