1、1,第4章 常用元器件基础知识,主讲:莫利奖QQ:2585451425论坛地址:http:/ M,G,T1T=1000G;1G=1000M;1M=1000K;1K=1000(一千进率),13,电阻的规格,标称阻值:电阻器的阻值。允许误差:即电阻器的精度。0.5%-0.05、1%-0.1(或00)、2%-0.2(或0)、5%-级、10%-级、20%-级额定功率:在正常的大气压力90-106.6KPa 及环境温度为-55+70的条件下,电阻器长期工作所允许耗散的最大功率。 线绕电阻器额定功率系列为(W):1/20、1/8、1/4、1/2、1、2、4、8、10、16、25、40、50、75、100、
2、150、250、500 非线绕电阻器额定功率系列为(W):1/20、1/8、1/4、1/2、1、2、5、10、25、50、100额定电压:允许的最大连续工作电压。温度系数:温度每变化1所引起的电阻值的相对变化。温度系数越小,电阻的稳定性越好。阻值随温度升高而增大的为正温度系数,反之为负温度系数。,14,计算公式,串联:R=R1+R2+R3+Rn;并联:1/R=1/R1+1/R2+1/Rn ;欧姆定律:I=U/R扩充知识:串联电路电压关系:U=U1+U2+Un串联电路电流关系:I=I1=I2=In并联电路电压关系:U=U1=U2=Un并联电路电流关系:I=I1+I2+In,15,电阻的用途,限流
3、作用分压作用,分流作用将电能转化为内能的作用(电烙铁,热得快等),16,上拉电阻与下拉电阻,上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理。上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同。,17,什么时候需要上下拉电阻,1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.、OC(集电极开路TTL) 或OD(漏极开路COMS)门路输出必须加上拉电阻,才能使用 ,以提高输出的高电平值。2、加大输出引脚的驱动能力
4、。3、N/A pin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。同时管脚悬空就比较容易接受外界的电磁干扰。 4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位。当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得。6、提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上
5、拉或下拉,以免收到随机电平而影响电路工作。同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。,18,上下拉电阻阻值的选择原则,1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在1k到10k之间选取。,19,二极管,二极管又称晶体二极管,简称二极管。它是一种具有单向导通电流的电子器件。在半导体二极管内部有一个PN结两个引线端子,这种电子器件按照外加电压的方向,具备单向电流的转
6、导性。,20,半导体三极管,半导体三极管又称“晶体三极管”或“晶体管”。在半导体锗或硅的单晶上制备两个能相互影响的PN结,组成一个PNP(或NPN)结构。极性:基极b、发射极e和集电极c构成材料:硅管、锗管 结构:NPN 、PNP 使用频率:低频管、高频管 功率:小功率管、中功率管、大功率管,21,三极管工作原理,NPN导通条件:发射结加正向电压,集电结加反向电压。发射结加正向电压:基极和发射极之间所加电压Ube,按箭头的指向加PN结的电压,硅管加0.7v;锗管加0.2v。集电结加反向电压:集电结的PN结上加反压。基极电流的100倍大于发射极。NPN三极管的导通电压关系UcUbUe,22,三极管工作原理,PNP导通条件:发射结加正向电压,集电结加反向电压。发射结加正向电压:基极和发射极之间所加电压Ube,按箭头的指向加PN结的电压,硅管加0.7v;锗管加0.2v。集电结加反向电压:集电结的PN结上加反压。基极电流的100倍大于发射极。PNP三极管的导通电压关系UeUbUc,23,三极管的输出特性,截止状态、导通(放大)状态、饱和状态。,24,三极管的作用,1、信号放大2、开关控制3、电平转换,25,Thank you ! Bey Bey,