各大公司硬件工程师面试题.doc

上传人:hw****26 文档编号:4043825 上传时间:2019-09-15 格式:DOC 页数:10 大小:59.50KB
下载 相关 举报
各大公司硬件工程师面试题.doc_第1页
第1页 / 共10页
各大公司硬件工程师面试题.doc_第2页
第2页 / 共10页
各大公司硬件工程师面试题.doc_第3页
第3页 / 共10页
各大公司硬件工程师面试题.doc_第4页
第4页 / 共10页
各大公司硬件工程师面试题.doc_第5页
第5页 / 共10页
点击查看更多>>
资源描述

1、硬件工程师面试试题(模拟电路部分)发布时间:2008 年 3 月 23 日 10 时 12 分模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 已答2、平板电容公式(C=S/4kd)。(未知) 已答3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 已答6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应

2、,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个差分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺 点,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压 Y+和 Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。(仕兰微电子) 13、用运算放大器组成一个 10 倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),

3、并求输出端某点 的 rise/fall 时间。(Infineon 笔试试题) 15、电阻 R 和电容 C 串联,输入电压为 R 和 C 之间的电压,输出电压分别为 C 上电压和 R上电 压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤 波器。当 RC16、有源滤波器和无源滤波器的原理及区别?(新太硬件) 17、有一时域信号 S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、 带通、高通滤波器后的信号表示方式。(未知) 18、选择电阻时要考虑什么?(东信笔试题) 19、在 CMOS 电路中,要有一个单管作为开关

4、管精确传递模拟低电平,这个单管你会用 P 管 还是 N 管,为什么?(仕兰微电子) 20、给出多个 mos 管组成的电路求 5 个点的电压。(Infineon 笔试试题) 21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述 其优缺点。(仕兰微电子) 22、画电流偏置的产生电路,并解释。(凹凸) 23、史密斯特电路,求回差电压。(华为面试题) 24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12 分之一周期.) (华为面试题) 25、LC 正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子) 26、VCO 是什么,什么参数(压控振荡器

5、?) (华为面试题) 27、锁相环有哪几部分组成?(仕兰微电子) 28、锁相环电路组成,振荡器(比如用 D 触发器如何搭)。(未知) 29、求锁相环的输出频率,给了一个锁相环的结构图。(未知) 30、如果公司做高频电子的,可能还要 RF 知识,调频,鉴频鉴相之类,不一一列举。(未知) 31、一电源和一段传输线相连(长度为 L,传输时间为 T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知) 32、微波电路的匹配电阻。(未知) 33、DAC 和 ADC 的实现各有哪些方法?(仕兰微电子) 34、A/D 电路组成、工作原理。(未知) 35、实际工作所需要的一些

6、技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就 不一样了,不好说什么了。(未知)硬件工程师面试试题(数字电路部分)发布时间:2008 年 3 月 23 日 10 时 11 分数字电路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 3、什么是“线与“逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)

7、线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用 oc 门来实现,由于不用 oc 门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。 4、什么是 Setup 和 Holdup 时间?(汉王笔试)5、setup 和 holdup 时间,区别.(南山之桥) 6、解释 setup time 和 hold time 的定义和在时钟信号延迟时的变化。(未知) 7、解释setup 和 hold time violation,画图说明,并说明解决办法。(威盛 VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求

8、。建立时间是指触发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个 T 就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果 hold time 不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立

9、和保持时间的话,那么 DFF 将不能正确地采样到数据,将会出现 metastability 的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微 电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平

10、?TTL 与 COMS 电平可以直接互连吗?(汉王笔试) 常用逻辑电平:12V,5V,3.3V;TTL 和 CMOS 不可以直接互连,由于 TTL 是在 0.3-3.6V 之间,而CMOS 则是有在 12V 的有在 5V 的。CMOS 输出接到 TTL 是可以直接互连。TTL 接到 CMOS 需要在输出端口加一上拉电阻接到 5V 或者 12V。 11、如何解决亚稳态。(飞利浦大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚 稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平 上。在这个稳定期间,触发器输出一些中间级电平,或者

11、可能处于振荡状态,并且这种无 用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 12、IC 设计中同步复位与 异步复位的区别。(南山之桥) 13、MOORE 与 MEELEY 状态机的特征。(南山之桥) 14、多时域设计中,如何处理信号跨时域。(南山之桥) 15、给了 reg 的 setup,hold 时间,求中间组合逻辑的 delay 范围。(飞利浦大唐笔试) Delay q,还有 clock 的 delay,写出决 定最大时钟的因素,同时给出表达式。(威盛 VIA 2003.11.06 上海笔试试题) 18、说说静态、动态时序模拟的优缺点。(威盛 VIA 2003.11.06 上海

12、笔试试题) 19、一个四级的 Mux,其中第二级信号为关键信号 如何改善 timing。(威盛 VIA 2003.11.06 上海笔试试题) 20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入, 使得输出依赖于关键路径。(未知) 21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛 VIA 2003.11.06 上海笔试试题) 23、化简 F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、please show the CM

13、OS inverter schmatic,layout and its cross sectionwith P- well process.Plot its transfer curve (Vout-Vin) And also explain the operation region of PMOS and NMOS for each segment of the transfer curve? (威 盛笔试题circuit design-beijing-03.11.09) 25、To design a CMOS invertor with balance rise and fall time

14、,please define the ration of channel width of PMOS and NMOS and explain? 26、为什么一个标准的倒相器中 P 管的宽长比要比 N 管的宽长比大?(仕兰微电子) 27、用 mos 管搭出一个二输入与非门。(扬智电子笔试) 28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay ti

15、me)。(威盛笔试题 circuit design-beijing-03.11.09) 29、画出 NOT,NAND,NOR 的符号,真值表,还有 transistor level 的电路。(Infineon 笔 试) 30、画出 CMOS 的图,画出 tow-to-one mux gate。(威盛 VIA 2003.11.06 上海笔试试题)31、用一个二选一 mux 和一个 inv 实现异或。(飞利浦大唐笔试) 32、画出 Y=A*B+C 的 cmos 电路图。(科广试题) 33、用逻辑们和 cmos 电路实现 ab+cd。(飞利浦大唐笔试) 34、画出 CMOS 电路的晶体管级电路图,实

16、现 Y=A*B+C(D+E)。(仕兰微电子) 35、利用 4 选 1 实现 F(x,y,z)=xz+yz。(未知) 36、给一个表达式 f=xxxx+xxxx+xxxxx+xxxx 用最少数量的与非门实现(实际上就是化 简)。 37、给出一个简单的由多个 NOT,NAND,NOR 组成的原理图,根据输入波形画出各点波形。 (Infineon 笔试) 38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什 么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知) 39、用与非门等设计全加法器。(华为) 40、给出

17、两个门电路让你分析异同。(华为) 41、用简单电路实现,当 A 为输入时,输出 B 波形为(仕兰微电子) 42、A,B,C,D,E 进行投票,多数服从少数,输出是 F(也就是如果 A,B,C,D,E 中 1 的个数比0 多,那么 F 输出为 1,否则 F 为 0),用与非门实现,输入数目没有限制。(未知) 43、用波形表示 D 触发器的功能。(扬智电子笔试) 44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)45、用逻辑们画出 D 触发器。(威盛 VIA 2003.11.06 上海笔试试题) 46、画出 DFF 的结构图,用 verilog 实现之。(威盛) 47、画出一种 CMOS 的

18、 D 锁存器的电路图和版图。(未知) 48、D 触发器和 D 锁存器的区别。(新太硬件面试) 49、简述 latch 和 filp-flop 的异同。(未知) 50、LATCH 和 DFF 的概念和区别。(未知)51、latch 与 register 的区别,为什么现在多用 register.行为级描述中 latch 如何产生的。(南山之桥) 52、用 D 触发器做个二分颦的电路.又问什么是状态图。(华为) 53、请画出用 D 触发器实现 2 倍分频的逻辑电路?(汉王笔试) 54、怎样用 D 触发器、与或非门组成二分频电路?(东信笔试) 55、How many flip-flop circui

19、ts are needed to divide by 16? (Intel) 16 分频? 56、用 filp-flop 和 logic-gate 设计一个 1 位加法器,输入 carryin 和 current-stage,输出 carryout 和 next-stage. (未知) 57、用 D 触发器做个 4 进制的计数。(华为) 58、实现 N 位 Johnson Counter,N=5。(南山之桥) 59、用你熟悉的设计方式设计一个可预置初值的 7 进制循环计数器,15 进制的呢?(仕兰微电子) 60、数字电路设计当然必问 Verilog/VHDL,如设计计数器。(未知) 61、BL

20、OCKING NONBLOCKING 赋值的区别。(南山之桥) 62、写异步 D 触发器的 verilog module。(扬智电子笔试) module dff8(clk , reset, d, q); input clk; input reset; input 7:0 d; output 7:0 q; reg 7:0 q; always (posedge clk or posedge reset) if(reset) q = 0; else q = d; endmodule 63、用 D 触发器实现 2 倍分频的 Verilog 描述? (汉王笔试) module divide2( clk

21、, clk_o, reset); input clk , reset; output clk_o; wire in; reg out ; always ( posedge clk or posedge reset) if ( reset) out = 0; else out = in; assign in = out; assign clk_o = out; endmodule 64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用 VHDL 或 VERILOG、ABLE 描述 8 位 D 触发器逻辑。(汉王笔试) PAL,PLD,CPLD,F

22、PGA。 module dff8(clk , reset, d, q); input clk; input reset; input d; output q; reg q; always (posedge clk or posedge reset) if(reset) q = 0; else q = d; endmodule 65、请用 HDL 描述四位的全加法器、5 分频电路。(仕兰微电子) 66、用 VERILOG 或 VHDL 写一段代码,实现 10 进制计数器。(未知) 67、用 VERILOG 或 VHDL 写一段代码,实现消除一个 glitch。(未知) 68、一个状态机的题目用

23、verilog 实现(不过这个状态机画的实在比较差,很容易误解的)。(威盛 VIA 2003.11.06 上海笔试试题) 69、描述一个交通信号灯的设计。(仕兰微电子) 70、画状态机,接受 1,2,5 分钱的卖报机,每份报纸 5 分钱。(扬智电子笔试) 71、设计一个自动售货机系统,卖 soda 水的,只能投进三种硬币,要正确的找回钱数。(1)画出 fsm(有限状态机);(2)用 verilog 编程,语法要符合 fpga 设计的要求。(未知) 72、设计一个自动饮料售卖机,饮料 10 分钱,硬币有 5 分和 10 分两种,并考虑找零:(1) 画出 fsm(有限状态机);(2)用 veril

24、og 编程,语法要符合 fpga 设计的要求;(3)设计 工程中可使用的工具及设计大致过程。(未知) 73、画出可以检测 10010 串的状态图,并 verilog 实现之。(威盛) 74、用 FSM 实现 101101 的序列检测模块。(南山之桥) a 为输入端,b 为输出端,如果 a 连续输入为 1101 则 b 输出为 1,否则为 0。 例如 a: 0001100110110100100110 b: 0000000000100100000000 请画出 state machine;请用 RTL 描述其 state machine。(未知) 75、用 verilog/vddl 检测 str

25、eam 中的特定字符串(分状态用状态机写)。(飞利浦大唐笔试) 76、用 verilog/vhdl 写一个 fifo 控制器(包括空,满,半满信号)。(飞利浦大唐笔试)77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x 为 4 位二进制整数输入信号。y 为二进制小数输出,要求保留两位小数。电源电压为 35v假 设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微电子) 78、sram,falsh memory,及 dram 的区别?(新太硬件面试) 79、给出单管 DRAM 的原理图(西电版数字电子技术基础作者杨颂华、冯毛官 205

26、 页图9 14b),问你有什么办法提高 refresh time,总共有 5 个问题,记不起来了。(降低温 度,增大电容存储容量)(Infineon 笔试) 80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can store data and which node is word line control? (威盛笔试题 circuit design-beijing-03.11.09) 81、名词:sram,ssram,sdram 名词 IRQ,BIOS,USB,VH

27、DL,SDR IRQ: Interrupt ReQuest BIOS: Basic Input Output System USB: Universal Serial Bus VHDL: VHIC Hardware Description Language SDR: Single Data Rate 压控振荡器的英文缩写(VCO)。 动态随机存储器的英文缩写(DRAM)。 名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散 傅

28、立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 硬件工程师面试试题(MCU 部分)发布时间:2008 年 3 月 23 日 10 时 10 分单片机、MCU、计算机原理 1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流 流向。简述单片机应用系统的设计原则。(仕兰微面试题目) 2、画出 8031 与 2716(2K*8ROM)的连线图,要求采用三-八译码器,8031 的 P2.5,P2.4 和 P2.3 参加译码,基本地址范围为 3000H-3FFFH。该 2716 有没有重叠地址?根据是什么?若 有,则写出每片 2716 的重叠地址范围。(仕兰

29、微面试题目) 3、用 8051 设计一个带一个 8*16 键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试 题目) 4、PCI 总线的含义是什么?PCI 总线的主要特点是什么? (仕兰微面试题目) 5、中断的概念?简述中断的过程。(仕兰微面试题目) 6、如单片机中断几个/类型,编中断程序注意什么问题;(未知) 7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由 8051 完成。简单原理如 下:由 P3.4 输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由 K7-K0 八 个开关来设置,直接与 P1 口相连(开关拨到下方时为“0“,拨到上方时为“1“,组成一个八 位二进制数

30、 N),要求占空比为 N/256。 (仕兰微面试题目) 下面程序用计数法来实现这一功能,请将空余部分添完整。 MOV P1,#0FFH LOOP1 :MOV R4,#0FFH - MOV R3,#00H LOOP2 :MOV A,P1 - SUBB A,R3 JNZ SKP1 - SKP1:MOV C,70H MOV P3.4,C ACALL DELAY :此延时子程序略 - - AJMP LOOP1 8、单片机上电后没有运转,首先要检查什么?(东信笔试题) 9、What is PC Chipset? (扬智电子笔试) 芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同

31、,通常分为 北桥芯片和南桥芯片。北桥芯片提供对 CPU 的类型和主频、内存的类型和最大容量、 ISA/PCI/AGP 插槽、ECC 纠错等支持。南桥芯片则提供对 KBC(键盘控制器)、RTC(实时时 钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE 数据传输方式和 ACPI(高级 能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel 的 8xx 系列芯片组就是这类芯片组的代表,它将一些子系统如 IDE 接口、音效、MODEM 和 USB直 接接入主芯片,能

32、够提供比 PCI 总线宽一倍的带宽,达到了 266MB/s。 10、如果简历上还说做过 cpu 之类,就会问到诸如 cpu 如何工作,流水线之类的问题。 (未知) 11、计算机的基本组成部分及其各自的作用。(东信笔试题) 12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接 口、所存器/缓冲器)。 (汉王笔试) 13、cache 的主要部分什么的。(威盛 VIA 2003.11.06 上海笔试试题) 14、同步异步传输的差异(未知) 15、串行通信与同步通信异同,特点,比较。(华为面试题) 16、RS232c 高电平脉冲对应的 TTL 逻辑是?(负逻辑?) (华为面

33、试题)硬件工程师面试试题(嵌入式部分)发布时间:2008 年 3 月 23 日 10 时 9 分DSP、嵌入式、软件等 1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有, 也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题 目) 2、数字滤波器的分类和结构特点。(仕兰微面试题目) 3、IIR,FIR 滤波器的异同。(新太硬件面题) 4、拉氏变换与 Z 变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*(n) a.求h (n)的 z 变换;b.问该系统是否为稳定系统;c.写出 FIR 数字滤波器的差分方程;(未知) 5、D

34、SP 和通用处理器在结构上有什么不同,请简要画出你熟悉的一种 DSP 结构图。(信威 dsp 软件面试题) 6、说说定点 DSP 和浮点 DSP 的定义(或者说出他们的区别)(信威 dsp 软件面试题) 7、说说你对循环寻址和位反序寻址的理解.(信威 dsp 软件面试题) 8、请写出【8,7】的二进制补码,和二进制偏置码。用 Q15 表示出 0.5 和0.5.(信威 dsp 软件面试题) 9、DSP 的结构(哈佛结构);(未知) 10、嵌入式处理器类型(如 ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系 统方面偏 CS 方向了,在 CS 篇里面讲了;(未知)

35、 11、有一个 LDO 芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项 目? 12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系 统(300M CPU,50M SDRAM)中是否还需要优化? (Intel) 13、请简要描述 HUFFMAN 编码的基本原理及其基本的实现方法。(仕兰微面试题目) 14、说出 OSI 七层网络协议中的四层(任意四层)。(仕兰微面试题目) 15、A) (仕兰微面试题目) include void testf(int*p) *p+=1; main() int *n,m2; n=m; m0=1; m1=8;

36、 testf(n); printf(“Data value is %d “,*n); - B) i nclude void testf(int*p) *p+=1; main() int *n,m2; n=m; m0=1; m1=8; testf( printf(Data value is %d“,*n); 下面的结果是程序 A 还是程序 B 的? Data value is 8 那么另一段程序的结果是什么? 16、那种排序方法最快? (华为面试题) 17、写出两个排序算法,问哪个好?(威盛) 18、编一个简单的求 n!的程序 。(Infineon 笔试试题) 19、用一种编程语言写 n!的算法

37、。(威盛 VIA 2003.11.06 上海笔试试题) 20、用 C 语言写一个递归算法求 N!;(华为面试题) 21、给一个 C 的函数,关于字符串和数组,找出错误;(华为面试题) 22、防火墙是怎么实现的? (华为面试题) 23、你对哪方面编程熟悉?(华为面试题) 24、冒泡排序的原理。(新太硬件面题) 25、操作系统的功能。(新太硬件面题) 26、学过的计算机语言及开发的系统。(新太硬件面题) 27、一个农夫发现围成正方形的围栏比长方形的节省 4 个木桩但是面积一样.羊的数目和正 方形围栏的桩子的个数一样但是小于 36,问有多少羊?(威盛) 28、C 语言实现统计某个 cell 在某.v

38、 文件调用的次数(这个题目真 bt) (威盛 VIA 2003.11.06 上海笔试试题) 29、用 C 语言写一段控制手机中马达振子的驱动程序。(威胜) 30、用 perl 或 TCL/Tk 实现一段字符串识别和比较的程序。(未知) 31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地 址还是高端。(未知) 32、一些 DOS 命令,如显示文件,拷贝,删除。(未知) 33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象 实例。(IBM) 34、What is pre-emption? (Intel) 35、What is the sta

39、te of a process if a resource is not available? (Intel) 36、三个 float a,b,c;问值(a+b)+c=(b+a)+c, (a+b)+c=(a+c)+b。(Intel) 37、把一个链表反向填空。 (lucent) 38、x4+a*x3+x2+c*x+d 最少需要做几次乘法? (Dephi) 硬件工程师面试试题(信号与系统部分)发布时间:2008 年 3 月 23 日 10 时 8 分1、的话音频率一般为 3003400HZ,若对其采样且使信号不失真,其最小的采样频率应为 多大?若采用 8KHZ 的采样频率,并采用 8bit 的

40、PCM 编码,则存储一秒钟的信号数据量有多 大?(仕兰微面试题目) 2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题) 3、如果模拟信号的带宽为 5khz,要用 8K 的采样率,怎么办? (lucent) 两路? 4、信号与系统:在时域与频域关系。(华为面试题) 5、给出时域信号,求其直流分量。(未知) 6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波 形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知) 7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon 笔试试题) 8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 策划方案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。