1、逐次比较型 ADC 1.转换方式 直接转换 ADC 2.电路结构 逐次逼近 ADC 包括 n 位逐次比较型 A/D 转换器如图 11.10.1 所示。它由控制逻辑电路、时序产 生器、移位寄存器、D/A 转换器及电压比较器组成。 图 11.10.1 逐次比较型 A/D 转换器框图 3.工作原理 逐次逼近转换过程和用天平称物重非常相似。天平称重物过程是,从最重的砝码开始试放,与 被称物体行进比较,若物体重于砝码,则该砝码保留,否则移去。再加上第二个次重砝码,由 物体的重量是否大于砝码的重量决定第二个砝码是留下还是移去。照此一直加到最小一个砝码 为止。将所有留下的砝码重量相加,就得此物体的重量。仿照
2、这一思路,逐次比较型 A/D 转换 器,就是将输入模拟信号与不同的参考电压作多次比较,使转换所得的数字量在数值上逐次逼 近输入模拟量对应值。 对 11.10.1 的电路,它由启动脉冲启动后,在第一个时钟脉冲作用下,控制电路使时序产生器 的最高位置 1,其他位置 0,其输出经数据寄存器将 10000,送入 D/A 转换器。输入电压 首先与 D/A 器输出电压( VREF/2)相比较,如 v1VREF/2,比较器输出为 1,若 vIv0 存 1;第二个 CP 到来时,寄存器输出 D7 D0=11000000, v0 为 7.5V, vA 再与 7.5V 比较,因 vA vO,则比较器 C 输出 v
3、C 为 1,否则为 0。比较结果送 D4 D1。 第二个 CP 脉冲到来后,移位寄存器的串行输入端 S 为高电平, QA 由 0 变 1,同是最高位 QA 的 0 移至次高位 QB。于是数据寄存器的 Q3 由 0 变 1,这个正跳变作为有效触发信号加到 FF4 的 CP 端使 vC 的电平得以在 Q4 保存下来。此时,由于其他触发器无正跳变脉冲,v C 的信号对它 们不起作用。 Q3 变为 1 后建立了新的 D/A 转换器的数据,输入电压在与其输出电压 vO 相比较, 比较结果在第三个时钟脉冲作用下存于 Q3。如此进行,直到 QE 由 1 变 0,使 Q5 由 1 变 0 后将 G2 封锁,转换完毕。于是电路的输出端 D3D2D1D0 得到与输入电压 v1 成正比的数字量。由 以上分析可见,逐次比较型 A/D 转换器完成一次转换所需的时间与其位数和时钟脉冲频率有关, 位数愈少,时钟频率愈高,转换所需时间越短。这种 A/D 转换器具有转换速度较快,精度高的 特点。