实验一--组合逻辑电路的设计与测试.docx

上传人:sk****8 文档编号:4304588 上传时间:2019-10-20 格式:DOCX 页数:5 大小:192.01KB
下载 相关 举报
实验一--组合逻辑电路的设计与测试.docx_第1页
第1页 / 共5页
实验一--组合逻辑电路的设计与测试.docx_第2页
第2页 / 共5页
实验一--组合逻辑电路的设计与测试.docx_第3页
第3页 / 共5页
实验一--组合逻辑电路的设计与测试.docx_第4页
第4页 / 共5页
实验一--组合逻辑电路的设计与测试.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

1、实验一 组合逻辑电路的设计与测试1、 实验原理根据设计任务的要求建立输入、输出变量,并列出真值表;然后用逻辑电路代数或卡诺图化简法求出简化的逻辑表达式并按实际选用逻辑门的类型修改逻辑表达式。根据简化后的逻辑表达式,画出逻辑图,用标准器件构成逻辑电路。最后,验证设计的正确性。2、 实验目的掌握组合逻辑电路的设计与测试方法。三、实验设备与器件1、+5V直流电源 2、逻辑开关 3、逻辑电平显示器 4、直流数字电压表 5、CC40112(74LS00) CC40123(74LS20) CC4030(74LS86) CC4081(74LS08) 74LS542(CC4085) CC4001(74LS02

2、) 4、 实验内容1、 设计用与非门及异或门、与门组成的半加器电路。 (1)真值表如下表A B S C 0 0 0 0 0 1 1 0 1 0 10 1 1 0 1 (2) 简化逻辑表达式为(3)逻辑电路图如下2、 设计一个一位全加器,要求用异或门、与门、或门实现。 用四2输入异或门(74LS86)和四2输入与非门(74LS00)设计一个一位全加器。(1)列出真值表如下表。其中Ai、Bi、Ci分别为一个加数、另一个加数、低位向本位的进位;Si、Ci+1分别为本位和、本位向高位的进位。Ai Bi CiSi Ci+1 0 0 0 0 0 0 0 1 1 0 0 1 01 0 0 1 1 0 1 1

3、 0 0 1 0 1 0 10 1 1 1 00 1 1 1 1 1 1(2)由全加器真值表写出函数表达式。 (3)将上面两逻辑表达式转换为能用四2输入异或门(74LS86)和四2输入与非门(74LS00)实现的表达式。 (4)画出逻辑电路图如下图,并在图中标明芯片引脚号。按图选择需要的集成块及门电路连线,将Ai、Bi、Ci接逻辑开关,输出Si、Ci+1接发光二极管。改变输入信号的状态验证真值表。3、 设计一位全加器,要求用与或非门实现。 解: 4、 设计一个两个两位无符号的二进制数进行比较的电路:根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或门实现。解: 输入输出A1B1A0BOFA BFA B1X100A1B0100A1=B1A0B=(A1B1)+(A1=B1)(A0B0)FA B=(A1B1)+(A1=B1)(A0B0)FA =B=(A1=B1)(A0=B0)五、实验总结通过本次实验使我更加了解了组合逻辑电路的设计与测试方法,而且在设计过程中,也有了一些感悟:应正确选择集成电路的型号,不要将集成芯片的电源端接反,要学会看芯片各个引脚的功能表。学会根据设计任务要求建立输入输出变量,列出真值表,然后用逻辑函数或者卡诺图化简逻辑表达式,根据化简后的逻辑表达式画出逻辑图,用标准的器件构成逻辑电路图,最后验证设计的正确性。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 重点行业资料库 > 自然科学

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。