数字电子技术期末考试试题汇总.doc

上传人:h**** 文档编号:432094 上传时间:2018-10-05 格式:DOC 页数:26 大小:1.03MB
下载 相关 举报
数字电子技术期末考试试题汇总.doc_第1页
第1页 / 共26页
数字电子技术期末考试试题汇总.doc_第2页
第2页 / 共26页
数字电子技术期末考试试题汇总.doc_第3页
第3页 / 共26页
数字电子技术期末考试试题汇总.doc_第4页
第4页 / 共26页
数字电子技术期末考试试题汇总.doc_第5页
第5页 / 共26页
点击查看更多>>
资源描述

1、期末 考试试题 课程名称 数字电子技术 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题( 22 分每空 2 分) 1、 0A A , 1A A 。 2、 JK 触发器的特性方程为: nnn QKQJQ 1 。 3、单稳态触发器中 ,两个状态一个为 稳态 态 , 另一个为 暂稳态 态 .多谐振荡器两个状态都为 暂稳态 态 , 施密特触发器两个状态都为 稳态 态 . 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关, 而与 电路原先状态 无关。 5、某数 /模转换器的输入为 8 位二进制数字信号( D7D0),输出为 025.5V 的模拟电压。若数字信号的最低位是 “1”其余各

2、位是 “0”,则输出的模拟电压为 0.1V 。 6、 一个四选一数据选择器,其地址输入端有 两 个。 二、 化简题( 15 分 每小题 5 分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y( A,B,C,D) =m( 0,1,2,3,4,5,6,7,13,15) = BDA 2 ) )11,10,9,3,2,1()15,14,13,0(),( dmDCBALACADBAdmDCBAL )11,10,9,3,2,1()15,14,13,0(),(利用代数法化简逻辑函数,必须写出化简过程 3) _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _

3、 _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ )(),( BABAABCBACBAF 3)0)(),(_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ABCBABAABBCBABABAA B CBACBAF三、 画图题 (10 分 每题 5 分 ) 1 1 1 1 1 1 AB CD 00 00 01 01 10 10 11 11 1

4、1 1 1 1 1 1 AB CD 00 00 01 01 10 10 11 11 1 据输入波形画输出波形或状态端波形(触发器的初始状态为 0) . 1、 1、 2、 四、 分析题 (17 分 ) 1、 分析下图,并 写出 输出 逻辑 关系表达式,要有分析过程 ( 6 分) BAL 2、电路如图所示,分析该电路,画出完全的 时序 图,并说明电路的逻辑功能 ,要有分析过程 ( 11分) 五进制计数器 五、 设计 题 (28 分 ) 1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值

5、表, 要求用74LS138 和适当的与非门 实现此电路( 20 分) 1)根据题意,列出真值表 由题意可知,令输入为 A、 B、 C 表示三台设备的工作情况, “1”表示正常, “0”表示不正常,令输出为 R, Y, G 表示红、黄、绿三个批示灯的 状态, “1”表示亮, “0”表示灭。 2)由真值表列出逻辑函数 表达式为: )6,5,3,0(),( mCBAR )4,2,1,0(),( mCBAY 7),( mCBAG (3)根据逻辑函数表达式 ,选用译码器和与非门实现,画出逻辑电路图。 2、中规模同步四位二进制计数器 74LS161 的功能表见附表所示;请用反馈 预 置 回 零法设计一个六

6、进制加法计数器。( 8 分) RD QD QC QB QA LD 三、分析图 3 所示电路: ( 10 分) 1) 试写出 8 选 1 数据选择器的输出函数式; 1) 0127012601250124012301220121012070AAADAAADAAADAAADAAADAAADAAADAAADDmY ii2) 画出 A2、 A1、 A0 从 000111 连续变化时, Y 的波形图; 2) 3) 说明电路的逻辑功能。 3)该电路为序列脉冲发生器,当 A2、 A1、 A0 从 000111 连续变化时, Y 端输出连续脉冲 10110011。 四、设计“一位十进制数”的 四舍五入电路(采用

7、 8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。( 15 分) 设用 A3A2A1A0 表示该数,输出 F。列出真值表( 6 分) A3 A2 A1 A0 F 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 1 1 1 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 X X X X X X 12023)9,8,7,6,5( AAAAAmF 五、已知电路及 CP、 A 的波形

8、如图 4(a) (b)所示,设触发器的初态均为“ 0”,试画出输出端 B和 C 的波形。 ( 8 分) B C 六、用 T 触发器和异或门构成的某种电路如图 5(a)所示,在示波器上观察到波形如图 5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。 ( 6 分) CP A B C 、 T=1, 连线 QCPF 如图: 七、图 6 所示是 16*4 位 ROM 和同步十六进制加法计数器 74LS161 组成的脉冲分频电路。 ROM 中的数据见表 1 所示。试画出在 CP 信号连续作用下的 D3、 D2、 D1、 D0 输出的电压波形,并说明它们和 CP 信号频

9、率之比。 ( 16 分 ) 表 1: 地址输入 数据输出 A3 A2 A1 A0 D3 D2 D1 D0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 0 1 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1

10、 0 0 0 0 CP 波形如图所示: D3、 D2、 D1、 D0 频率比分别是 1/15、 3/15、 5/15、 7/15; 八、综合分析图 7 所示电路, RAM 的 16 个地址单元中的数据在表中列出。要求: ( 1)说明 555 定时器构成什么电路? ( 18 分) 555 定时器构成多谐振荡器,发出矩形波; ( 2)说明 74LS160 构成多少进制计数器? 74LS160 构成九进制计数器,状态转换图如下: ( 3)说明 RAM 在此处于什么工作状态,起什么作用? RAM 处于读出状态,将 0000B 1000B 单元的内容循环读出 ( 4)写出 DA 转换器 CB7520 的输出表达式( UO 与 d9d0 之间的关系); )2222(2 82 6677889910 ddddDVV NnR E FO ( 5)画出输出电压 Uo 的波形图(要求画一个完整的循环)。 D0 CP D1 D2 D3

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 参考答案

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。