笫六幸采用中、大规穠集成电路的建辑设计采用SSI进行逻辑设计时,逻辑设计和元件 选择是相互独立的,设计追求的目标是最小化, 即尽量减少门和触发器的数量。采用MSI或LSI进行逻辑设计时,最小化也 不再是追求的目标,因为一个器件内门和触发器 的数量是确定的。这种设计方法的关键是以MSI 和LSI器件的功能为基础,从设计要求的逻辑功 能描述出发,合理地选用器件,充分利用器件本 身所具有的功能,减少SSI器件和连线的数量。6.16、1二进制并行加法器二进制并行加法器除能实现二进制加法运算外,还可实现代码转换、二进制减法运算,二进制乘法运算,十进制加法运算等功能。CiA.Bi全加器的逻辑醒C = A/i+A/C-i+i-i+A/QiSi = AAG-i+AiBicii =Aj Bj C(1 = Pj CPj = Aj Bt Gj = AjBjCi = AiBi + Bici_i + AG-i= A +超前进位加法器提高工作速度的途径:设法减小进位信号的传递时间C = PC