一种高速、高精度全差分采样保持电路的ASIC设计.ppt

上传人:创****公 文档编号:5078591 上传时间:2020-10-30 格式:PPT 页数:32 大小:2.31MB
下载 相关 举报
一种高速、高精度全差分采样保持电路的ASIC设计.ppt_第1页
第1页 / 共32页
一种高速、高精度全差分采样保持电路的ASIC设计.ppt_第2页
第2页 / 共32页
一种高速、高精度全差分采样保持电路的ASIC设计.ppt_第3页
第3页 / 共32页
一种高速、高精度全差分采样保持电路的ASIC设计.ppt_第4页
第4页 / 共32页
一种高速、高精度全差分采样保持电路的ASIC设计.ppt_第5页
第5页 / 共32页
点击查看更多>>
资源描述

一种高速、高精度全差分采样保持电路的ASIC设计,2010年 8月14日,中国科学院高能物理研究所,魏微,中国科学院“核探测技术与核电子学”重点实验室,2,主要内容,设计需求 结构选择 工作原理 设计指标 整体设计 仿真结果 部分测试结果 改进方案,3,高能物理中的模数变换器,典型的高能物理读出电子学系统 特殊需求: 多通道:64128通道 低功耗:探测器端、总体消耗、散热? 较高的精度、合适的速度 业界没有高能物理专用的ADC,一直只能采用其他类型替代 物理信号同计算机信号的最终接口,模数混合器件 设计困难,经常受到禁运等因素的限制,4,多通道模数变换,片外ADC:需引出模拟信号 电缆连接,波形读出 电缆驱动,阻性负载,功耗很大 不适合多通道集成 基于分立元件的前端读出方式 片上高速ADC:无驱动问题 多路开关,电平读出 模拟电平读出,功耗大大降低 切换的死时间需要高速ADC 基于集成电路的前端读出方式,片内ADC的结构选择主流ADC发展趋势,FLASH,多通道变换需要合适的精度,较快的速度 -:精度高、速度太慢 Pipeline:功耗、面积 Flash:功耗、面积太大

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育教学资料库 > 课件讲义

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。