电路设计中抗干扰的方法.doc

上传人:顺腾 文档编号:5140469 上传时间:2020-12-05 格式:DOC 页数:4 大小:94KB
下载 相关 举报
电路设计中抗干扰的方法.doc_第1页
第1页 / 共4页
电路设计中抗干扰的方法.doc_第2页
第2页 / 共4页
电路设计中抗干扰的方法.doc_第3页
第3页 / 共4页
电路设计中抗干扰的方法.doc_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

.电路设计中抗干扰的方法(附电路图)1、切断干扰的传播途径1)增加干扰源(如电机、继电器)与敏感器件(如单片机)的距离,用地线把他们隔离或者在敏感器件加上屏蔽罩。2)电路板合理分区,将强信号、弱信号、数字信号、模拟信号电路合理地分区域布置。4)、单片机和大功率器件的地线要单独接地,以减小互相干扰。大功率器件要尽可能布置在电路板的边缘。5)、在单片机I/O口,电路板连接线等关键地方,使用抗干扰元件可显著提高电路的抗干扰性能。6)、晶振与单片机引脚尽量靠近,用地线把时钟区隔离起来,晶振外壳接地并固定。2、尽量采用抗干扰性能强的单片机1)、降低单片机内部的电源噪声在传统的数字集成电路设计中,通常将电源端和地端分别布置在对称的两边。例如左下角为地,左上角为电源。这使得电源噪声穿过整个硅片。改进方法将单片机的电源和地安排在两个相邻的引脚上,这样不仅降低了穿过整个硅片的电流,还便于印制板上设计电源退耦电容,以降低系统噪声。2)、降低时钟频率单片机测控系统的时钟电路是一个调频噪声源,它不仅能干扰本系统,还对外界产生干扰,使其他系统的电磁兼容检测不能

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 表格模板

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。