《FPGA&数字IC开发工程师》笔试100题.doc

上传人:小陈 文档编号:5251331 上传时间:2021-02-11 格式:DOC 页数:36 大小:1.07MB
下载 相关 举报
《FPGA&数字IC开发工程师》笔试100题.doc_第1页
第1页 / 共36页
《FPGA&数字IC开发工程师》笔试100题.doc_第2页
第2页 / 共36页
《FPGA&数字IC开发工程师》笔试100题.doc_第3页
第3页 / 共36页
《FPGA&数字IC开发工程师》笔试100题.doc_第4页
第4页 / 共36页
《FPGA&数字IC开发工程师》笔试100题.doc_第5页
第5页 / 共36页
点击查看更多>>
资源描述

.FPGA&数字IC开发工程师笔试100题1:什么是同步逻辑和异步逻辑?(汉王)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化,状态表中的每个状态都是稳定的。异步时序逻辑电路的特点:电路中除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件,电路中没有统一的时钟,电路状态的改变由外部输入的变化直接引起。2:同步电路和异步电路的区别:同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。3:时序设计的实质:时序设计的实质就是满足每一个触发器的建立/保持时间的

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 表格模板

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。