集成电子技术基础教程,2003 2004学年第1学期,第二篇 数字电路和系统,第四章 集成触发器和时序逻辑电路,2.4.8 用PLD器件设计时序逻辑电路,在第三章时,已介绍过PLD器件,那时是用可编程的“与”阵列和“或”阵列实现各种组合逻辑电路,时序电路的核心器件为寄存器。当用PLD设计时序逻辑电路时,必须选用包含寄存器的PLD器件,在低密度PLD的基本结构中,寄存器主要设置在输出电路中,通常称包含寄存器的低密度PLD器件为时序型PLD器件,应用最广泛的低密度时序型PLD器件为GAL器件,一、通用阵列逻辑器件GAL,GAL16V8器件电路图,GAL16V8器件特点,GAL器件和PAL器件一样也是由可编程的与阵列和固定的或阵列构成,每个输出端采用了可编程的逻辑宏单元OLMC (Output Logic Micro Cell),GAL16V8器件的与阵列中有8个专用输入变量,8个反馈变量,共有64个与项构成,输出由8个OLMC单元构成,进入每个OLMC单元的乘积项为8个,相应的或阵列有8个,每个或阵列的规模为8个与项,1脚和11脚直接进入OLMC单元用于配置OLMC单元的结构,OLMC单元