1、- 1 -广东海洋大学 学年第 学期数字电子技术课程试题一、填空(每空 1 分,共 20 分):1 (47.8)10 =( )2 = ( )16=( )8421BCD 码 =( )余 3 码 2十进制数-14 的原码为 ;反码为 ;补码为 。3逻辑函数 Y=AB+AC+BC+C D 的最简与非式是 。4逻辑函数 Y=(A+BC)(B+C)的最小项之和形式为: 。5n 个变量的最小项共有 个,所有最小项之和为 。 6数字电路中,存在回差电压的电路是 。7写出下列触发器特性方程: SR 触发器 ; JK 触发器 。8三个 JK 触发器构成计数器,其最多有效状态为 个;若要组成十 考试 A 卷 闭卷
2、课程号: 16632205 考查 B 卷 开卷题 号 一 二 三 四 五 六 七 八 九 十 总分 阅卷教师各题分数 20 10 10 20 20 10 10 100实得分数班级: 姓名: 学号: 试题共 七 页 加白纸 二 张密 封 线GDOU-B-11-302- 2 -进制计数器,则需要 个触发器,它的无效状态有 个。9有一编码器其输入端是 8 个,则其输出端为 。10一个 8 位数的 D/A 它的分辨率是 。11函数 Y=m(0,1,3,4,5,6,7,9,13) 的最简与或式是 。二、判断题:(10 分)( )1、OC 门和三态门均可实现“线与”功能。( )2、余 3 码 = 8421
3、BCD 码 + 0011。( )3、时序电路和组合电路都具有记忆性。 ( )4、一个模为 2n 的计数器也是一个 2n 进制的分频器。( )5、最基本的数字逻辑关系是与非和或非。( )6、计数器和数字比较器同属于时序逻辑电路。( )7、移位寄存器必须是同步的时序逻辑电路。( )8、由 N 个触发器组成的寄存器只能寄存 N 个数码。( )9、TTL 反相器输入端悬空时,输出端为高电平。( )10、RAM 是只读存储器的简称。三、单选题(共 10):1可编程阵列逻辑 PAL,其与逻辑阵列是( ) , 或逻辑阵列是( ) 。(A)可编程; (B)固定; (C)不确定。2有一逻辑电路如右图所示,其输出
4、逻辑表达式是( ) 。(A) Y=(A+B )C )+(CD) )(B) Y=(AB ) +D)(B+C) ) (C) Y=(A+B) +(B+C) +D) - 3 -3下列所示触发器中属下降沿触发的是( ) 。(A) (B) (C)4如右图所示 CMOS 电路,其逻辑功能是( )。(A)CMOS 与非门; (B) CMOS 或非门;(C) CMOS 异或门。5十六路数据选择器应有( )选择控制端。(A)2; (B)4; (C)6 ; (D )8。6如右图真值表,B、C 为输入变量,则输入与输出变量是( ) 。B C F001101011001(A)异或门;(B)同或门;(C)与非门;(D)或
5、非门。7下图电路完成的是( )功能。(A)计数器;(B)左移移位寄存器;(C)右移移位寄存器。8有一计数器,其状态转换图如下所示,则该计数器( ) 。(a)1DC1CP Q0SR Q01DC1 Q1Q11DC1 Q2Q21JC1CPQ0SR Q01JC1Q1Q11JC1Q2Q21K 1K 1K1(b)- 4 -(A)能自启动;(B)不能自启动;(C)不好判断。9如右图所示电路其输出 F=( ) 。(A) (AB)+(CD) ;(B ) (AB )(CD ) ;(C ) (AB+CD) 。10有一电路如图所示,其逻辑表达式是( ) 。(A) A B + AB;(B) AB+ AB;(C) A B
6、+ AB。四、按要求将所给部件连接成相应的电路。 (每题 4 分,共 20 分)1异步二进制加法计数器;2试用 38 译码器及门电路实现下列函数:F1=m(0,4,7) 0 0 00 0 11 0 0 1 1 00 1 1 1 1 10 1 01 0 1ABCDFUCC&RL(b)CPQ0Q1Q2CP1CP2Q0Q1(a)1JC1Q01KCP0 1JC11KCP CP1Q11JC11KQ2CP2Q01 1Q1 Q21(b)CPQ0Q1Q2CP1CP2Q0Q1(a)1JC1Q01KCP0 1JC11KCP CP1Q11JC11KQ2CP2Q01 1Q1 Q21(b)CPQ0Q1Q2CP1CP2Q
7、0Q1(a)1JC1Q01KCP0 1JC11KCP CP1Q11JC11KQ2CP2Q01 1Q1 Q21D0 D1 D2 D30 1 0 1A0A1ST0ABYZ74LS5- 5 -1G0A741382AB12Y1Y2Y756 0C0F2=m(0,4)3用置零法同步十六进制计数器 74LS163 接成十三进制计数器。4用置数法将同步十进制计数器 74160 接成七进制计数器。Q3 Q2 Q1 Q0ET C EP 74LS163 LDCLK RD D3 D2 D1 D0Q3 Q2 Q1 Q0ET C EP 74LS160 LDCLK RD D3 D2 D1 D0- 6 -5用 555 定时器
8、接成多谐振荡电路。五、分析下列电路的逻辑功能。 (每题 5 分,共 20 分)1写出如下组合逻辑电路输出的最简与或式:2有一 PLA 电路如下图所示,试分别写出 Y1 和 Y2 的逻辑表达式。3如下图是一个时序逻辑电路,试分析其逻辑功能。D1 D6 D7 SF=ABC+ABC+ABCT54LS151D2 D4 D5D0A0A1A2ABC“1“D38 4 7 2 36 51A BY1 Y2- 7 -4由两个三态门组成的逻辑电路如图所示,试分析其逻辑功能。六、试分析图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图及输出波形,并进行功能描述。 (10 分)七、设输入是 BCD 代码,当 BCD 代码等值的十进制数大于、等于五时Y=1,否则 Y=0。试用与非门设计该四舍五入逻辑电路。 (10 分)(b)A11G1 A21G2数 据 线(a)An1Gn12GA B1JC11K1JC11KFF1 FF0CP=1X& ZQ1Q1 Q0Q0- 8 -