兰州交通大学毕业设计(论文)摘 要20世纪是IC迅速发展的时代。计算机等信息产业的飞速发展推动了集成电路(Integrated CircuitIC)产业。大多数超大规模集成电路(Very Large Scale ICVLSI)在日常生活中有着广泛的应用。在这些广泛应用的运算中,加法器是组成这些运算的基本单元。在高性能微处理器和DSP处理器中,加法器的运算时间至关重要。加法器运算常常处于高性能处理器运算部件的关键路径中,特别是在算术逻辑单元中加法器的运算时间对处理器的速度起着决定性的作用。随着微处理器的运算速度越来越快,对快速加法器的需求也越来越高。本文首先介绍了几种基本的加法器类型以及其工作原理,并重点分析了超前进位加法器的组成结构、结构参数以及其工作原理。同时还介绍了制约超前进位加法器速度的结构参数因素。然后设计研究了2位超前进位加法器,并重点分析了它的工作原理、系统结构,并通过tanner软件进行仿真实验,从而验证了电路的准确信。最后介绍了基于2mCMOS工艺MOSIS版图设计的规则,通过电路图绘制出它的版图,并对它的版图与电路图进行了一致性检测,进一步验证了设计