据有关高速PCB布线建议的文章介绍,SDRAM存储器走线时要注意“尽量短且等长”,不知道它说得是仅指数据线呢,还是包括数据线、地址线、控制线?对于数据线,等长比较好走,因为它是点到点的,而对于地址线、控制线,等长就难了,因为它们是一点到多点的,所以还与总线拓扑结构有关,而且PCB走线时空间紧张;请问各位有什么好的建议,尤其是地址线、控制线的拓扑结构,是否需要作等长处理,如果要的话,怎样作等长处理?一.主要还是看的频率能跑多高了!尽量做到地址线等长,和数据线等长,我们在计算等长时分别算主芯片到匹配电阻的长度和匹配电阻到的长度并且要算过孔数(将过孔大致折算成线长),然后将总长度算出,再做等长匹配如果有多块的话,地址线尽量走型线,数据线尽量等长,芯片应该都能跑起来的我做的板,基本都不走等长(因为频率基本上是,和的芯片,呵呵),实在看不过去的线就绕一下,相差不是很悬殊的就没问题,都能跑起来的!我做的好几块板子都正常运作;不过的就不能大意了要计算后再绕重在布局,布局合理会省很大的事。二数据线在板子上是