目录1.【摘要】62.【实验目的】63.【实验原理】63.1秒表功能63.2秒表设计结构73.3秒表设计思路73.4系统组成框图74.【实验步骤与内容】84.1六进制计数器84.2 十进制计数器84.3蜂鸣器控制电路94.4 Pins/引脚绑定104.5顶层文件设计105.【实验箱操作效果】116.【实验心得和体会】137.【参考文献】14附录14课程设计实验题目:电子秒表的设计1.【摘要】电子秒表是生活中大家都很熟悉的事物,在EDA设计中也是一个不错的选题。设计首先需要考虑秒表的整体构成,主要由分频器与计数器组成。通过计数器进位端相联系。设计好顶层原理图后,需要用VHDL语言对各个模块进行行为描述,完成对各模块的设计。这应该属于自定向下,模块化的设计方法。2.【实验目的】完成具有多计数功能的秒表,并可将结果逐一显示在7段数码管上,具体要求如下: (1)输入时钟10khz,采用Altera EP1T3C144C8 FPGA;
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。