xilinx-PCIE2.0接口-EP端设计总结(共47页).docx

上传人:晟*** 文档编号:6231937 上传时间:2021-08-25 格式:DOCX 页数:47 大小:1.78MB
下载 相关 举报
xilinx-PCIE2.0接口-EP端设计总结(共47页).docx_第1页
第1页 / 共47页
xilinx-PCIE2.0接口-EP端设计总结(共47页).docx_第2页
第2页 / 共47页
xilinx-PCIE2.0接口-EP端设计总结(共47页).docx_第3页
第3页 / 共47页
xilinx-PCIE2.0接口-EP端设计总结(共47页).docx_第4页
第4页 / 共47页
xilinx-PCIE2.0接口-EP端设计总结(共47页).docx_第5页
第5页 / 共47页
点击查看更多>>
资源描述

1. PCIE说明PCIE协议定义了多种设备:根复合体(Root Complex),交换器(Switch),端点(Endpoingt),断就(Port),PCIE到PCI/PCI-X的桥(Bridge)等。根复合体是将CPU和主存储器连接到PCIE线路结构上的设备,能带包CPI启动PCIE事务和访问主存储器;交换器可以将任务由一个端口路由到另一个端口,在系统中用于多设备的互联,具体的路由方法包括ID路由,地址路由,隐含路由;Endpoint是指一个世纪的设备(请求者或完成者);port是设备与链路的接口;Bridge则是用来实现PCIE设备与PCI/PCI-X设备之间的连接,实现两种不同协议之间的相互转换。PCIE核在多种模式中使用包来互换信息。包是在事务和数据链层中形成来从发送端到接收端的信息传递。必要的信息被添加到传输的包中。在接收结束,接收单元的每一层处理接收到的包,提取相关的信息并发送包到下一层。接收到的包是从他们物理层发送到数据链层和事务层的。PCIe 规范对于设备的设计采用分层的结构,有事务层、数据链路层和物理层组成,各层有都分为发送和接收两功能块。PC

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。