双向移位寄存器的设计一、实验目的利用数字电路设计中移位寄存器的相关知识,通过课程设计更加深入的了解移位寄存器的功能。在计算机中常要求寄存器有移位功能。如在进行乘法时要求将部分积右 移在将并行传送的数转换成串行数时也需要移位。因此移位寄存器的设计是必要的。二、硬件要求主芯片Altera EPM7128SLC84-15,时钟信号,拨码开关。三、实验内容设计一个双向移位寄存器四、实验原理用VHDL语言描述任意分频数的分频器,并实现占空比任意设置.每当系统时钟上升沿到来时,计数器就加计数一位(可任意设置为N位),当计数值到达预定值时就对分频时钟翻转.这样就会得到一个连续的时钟脉冲. 当移位信号到来时,移位寄存器就对存储的二进制进行移位操作.移位寄存方式可自行设置(可左移,右移,一位移,多位移位寄存)。五、实验源程序library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all;