基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx

上传人:晟*** 文档编号:6650277 上传时间:2021-09-11 格式:DOCX 页数:37 大小:2.14MB
下载 相关 举报
基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx_第1页
第1页 / 共37页
基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx_第2页
第2页 / 共37页
基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx_第3页
第3页 / 共37页
基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx_第4页
第4页 / 共37页
基于FPGA-ad数据采集存储处理报告(含Verilog源代码)37页.docx_第5页
第5页 / 共37页
点击查看更多>>
资源描述

基于FPGA AD数据采集存储处理项目报告(XILINX ALTEARA 都可用)组员:华、文、杰1、 实验目的本次实验利用Basys2开发板完成一个开发小项目,即开发AD数据采集存储处理系统,旨在掌握FPGA开发基本方法以及锻炼解决开发过程中出现问题的能力。2、 关键词Basys2、FPGA、AD转换、RAM、串口通信、MATLAB处理3、 方案设计要实现本次项目,首先确定器件,其次根据器件时序写出模块的使用程序,最后综合成一个工程,然后进行仿真,上板实验。本次实验的器件:32M8位模数转换器、Basys2开发板、串口转RS232cp2102模块、基于三极管的电平转换电路。选择好器件后,根据器件的时序完成模块的代码书写。写好AD模块、串口通信模块后,现在就需要处理采样速率与串口通讯速率不匹配的问题了。根据香农采样定理,采样频率得高于信号频率的两倍才能完成信号复现,我们这里使用25M的高速采样频率,而串口dps9600传送一个位104us明显比采样慢许多。所以这里需要解决速率不匹配的问题。我们想到可以利用FPGA的RAM先存储采样来的数据,然

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。