基于FPGA的高精度数字频率计设计(共55页).doc

上传人:晟*** 文档编号:6650320 上传时间:2021-09-11 格式:DOC 页数:55 大小:6.15MB
下载 相关 举报
基于FPGA的高精度数字频率计设计(共55页).doc_第1页
第1页 / 共55页
基于FPGA的高精度数字频率计设计(共55页).doc_第2页
第2页 / 共55页
基于FPGA的高精度数字频率计设计(共55页).doc_第3页
第3页 / 共55页
基于FPGA的高精度数字频率计设计(共55页).doc_第4页
第4页 / 共55页
基于FPGA的高精度数字频率计设计(共55页).doc_第5页
第5页 / 共55页
点击查看更多>>
资源描述

大连海事大学装订线毕 业 论 文二一四年六月基于FPGA的高精度数字频率计设计专业班级:通信工程3班姓 名: 程胜胜 指导教师: 谭克俊 信息科学技术学院摘 要频率计是一种应用非常广泛的电子仪器,也是电子测量领域中的一项重要内容,而高精度的频率计的应用尤为广泛。本论文首先简单介绍了EDA技术原理和Quartus开发软件的操作方法,接着论述了三种常见的测频方法,选用其中的等精度测频法实现了高精度测频的目的。本设计分为硬件设计和软件设计,其中软件设计部分采用VerilogHDL编写,分为波形计数模块,数据处理模块和频率值结果显示模块,各个模块程序均通过了时序仿真验证和功能仿真验证,再利用顶层文件将所有模块连接起来,拼接成一个整体。模块划分的设计具有相对独立性,可以对模块单独进行设计、调试和修改,缩短了设计周期

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。