FPGA实验报告 实验名称:用状态机实现序列检测器的设计 姓 名: 班 级: 电子1002班 指导老师: 时 间: 2013年3月27日 一、实验要求1、应用有限状态机的设计思路,检测输入的串行数据是否是8b11100101。2、拟用SW3-SW0,J4接口的E8,F8,C7,D7作为系统输入(系统由此需要设计一个8bits并行数据转串行的模块)3、一个7段数码显示译码器作为检测结果的输出显示,如果串行序列为”11100101”,显示A,否则显示b(系统需要设计一个7段数码显示译码器模块)4、为了显示可控,清晰,拟用V16,D18实现时钟,复位信号的输入。2、 任务分析顶层模块并转串模块串行检测模块数码管显示模块并行8bits数据clk串行数据4bi
Copyright © 2018-2021 Wenke99.com All rights reserved
工信部备案号:浙ICP备20026746号-2
公安局备案号:浙公网安备33038302330469号
本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。