1、2014年 9 月份考试微机接口及应用第一次作业 一、单项选择题(本大题共 90 分,共 30 小题,每小题 3 分) 1. 串行异步传送时,每一帧数据都是由 ( )开头的。 A. 低电平 B. 高电平 C. 起始位 D. 同步字符 2. 指令 LEA BX, TAB 执行后,其结果是( )。 A. 将 TAB 中内容送 BX B. 将 TAB 的段基址送 BX C. 将 TAB 的偏移地址送 BX D. 将 TAB 所指的存储单元的内容送 BX 3. JMP FAR PTR ABCD(ABCD 是符号地址 )是( )。 A. 段内间接转移 B. 段 间间接转移 C. 段内直接转移 D. 段间
2、直接转移 4. 下列指令有语法错的是()。 A. ROL AX, CL B. SHL AX, CL C. SUB AX, BL D. SBB AX, 2 5. 8086/8088 加电复位后,执行第一条指令的地址是( )。 A. 0FFFFH B. FFFF0H C. 0000H D. 0240H 6. 指令 MOV NEXT + 16, AX 目的操作数采用的寻址方式是( )。 A. 立即寻址 B. 寄存器间址 C. 直接寻址 D. 寄存器相对寻址 7. CPU 中程序计数器 PC 中 存放的是( )。 A. 指令 B. 指令地址 C. 操作数 D. 操作数地址 8. 8086 最小工作模式
3、和最大工作模式的主要差别是( ) A. 地址总线的位数不同 B. I/O 端口数不同 C. 数据总线的位数不同 D. 单处理器与多处理器的不同 9. 寄存器间接寻址方式中,操作数存放在( )。 A. 寄存器 B. 内存单元 C. 程序计数器 D. 累加器 10. 将累加器 AX 的内容清零的正确指令是( ) A. AND AX, 0 B. XOR AX, BX C. SUB AX, BX D. CMP AX, BX 11. 计算机的内存可以采用( )。 A. RAM 和 ROM B. RAM C. ROM D. 磁盘 12. 在基址加变址的寻址中,变址寄存器可以是() A. BP 或 DI B
4、. CX 或 SI C. DI 或 SI D. BX 或 CX 13. RS-232 标准定义的表示数据信号逻辑 “1” 的电平为 ( )。 A. +5 +15V 间任一电压 B. -15 -5V 间任一电压 C. +5V D. 0V 14. 指令 MOV BX, DATA1SI 源操作数采用的寻址方式是( )。 A. 立即寻址 B. 寄存器间址 C. 直接寻址 D. 寄存器相对寻址 15. 通过 IN AL, DX 指令访问 I/O 端口时,源操作数的寻址方式为( )寻址。 A. 寄存器 B. 寄存器直接 C. 寄存器间接 D. 基址变址 16. 计算机系统的存储器系统是指( )。 A. R
5、AM B. ROM C. 主存储器 D. 内存和外存 17. 等待状态 TW 应在( )之间插入。 A. T1 和 T2 B. T3 和 T2 C. T3 和 T4 D. T4 和 T1 18. 不需要访问内存的寻址方式是( )。 A. 直接寻址 B. 立即寻址 C. 间接寻址 D. 变址寻址 19. 8255A 工作在方式 2 时 ,A 口 ( )。 A. 只能作输入口 B. 只能作输出口 C. 作输入口或作输出口 D. 同时作输入口和输出口 20. 在使 8253 工作前 ,须先向 8253 写入一个 ( ),以确定 8253 的工作方式。 A. 控制字 B. 计数值 C. 状态字 D.
6、读回命令 21. 在 8259A 内部, ( )是用于反映当前哪些中断源要求 CPU 中断服务的。 A. 中断请求寄存器 B. 中断服务寄存器 C. 中断屏蔽寄存器 D. 中断优先级比较器 22. 当对 8255A 端口 C 写入位设置字时 ,引脚 A1 和 A0 的输入电平是 ( )。 A. 低电平和低电平 B. 低电平和高电平 C. 高电平和低电平 D. 高电平和高电平 23. 指令 XOR BL, BX + SI的源操作数一般放在内存中的( )。 A. 数据段中 B. 堆栈段中 C. 附加段中 D. 代码段中 24. 计算机能直接执行的程序是( )编写的程序。 A. 自然语言 B. 汇编
7、语言 C. 机器语言 D. 高级语言 25. 如果有多个中断同时发生 ,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应次序 ,可以利用 ( )。 A. 中断响应 B. 中断屏蔽 C. 中断向量 D. 中断嵌套 26. 两片 8259A 级联后可管理 ( )级中断。 A. 15 B. 16 C. 32 D. 64 27. 下面的指令中有语法错误的是 ( )。 A. MOV SI, DI B. IN AL, DX C. JMP WORD PTR BX D. PUSH WORD PTR 20BX+SI-2 28. 段地址为 3900H,偏移地址为 5200H,则物理地址为( )
8、。 A. 8B00H B. 3E200H C. 44200H D. 55900H 29. 8086CPU 可访问的存储器空间是由连续存放的( )个独立字节组成。 A. 64KB B. 256KB C. 1MB D. 4MB 30. 在 8086CPU 的下列 4 种中断中,需要由硬件提供中断类型码的是 ( )。 A. INTR B. INT0 C. INT n D. NMI 二、判断题(本大题共 10 分,共 10 小题,每小题 1 分) 1. 如果几个中断源同时向 8259A 提出中断请求,其中优先级最高的而又没有被IMR 寄存器屏蔽的中断请求会被 8259A 接受,然后 8259A 向 C
9、PU 请求中断。( ) 2. 8253 的模 式 3 不能够输出连续的方波。( ) 3. 8259A 中断控制器的初始化命令 (ICW)和操作命令字 (OCW)都必须按规定的先后顺序填写。( ) 4. 如果几个中断源同时向 8259A 提出中断请求,其中优先级最高的中断请求会被 8259A 接受,然后 8259A 向 CPU 请求中断。( ) 5. 8259A 向 CPU 请求中断,如果 CPU 的中断允许标志 IF 为 1,那么, CPU 执行完当前指令后,就可以响应中断。这时, CPU 从 INTA 线上往 8259A 回送两个负脉冲表示响应中断。( ) 6. 8086 CPU 访问内存空
10、间超过 64KB 时,必须修改段寄存器的值。( ) 7. 8255 并行接口端口 A 和端口 B 工作于方式 1 时,由端口 C 的某些引脚作为联络信号,这些引脚是固定的,不是程序可以改变的 。( ) 8. 只要有中断源向 8259A IR 引腿请求中断, 8259A 就会接受,然后 8259A 向CPU 请求中断。( ) 9. 8253 的模式 2 和模式 3 都能够输出连续的方波。( ) 10. 8259A 中断控制器普通全嵌套方式的嵌套处理原则是:允许较高优先级的中断打断当前的中断处理,而禁止较低优先级和同级优先级的中断响应。( ) 答案: 一、 单项选择题( 90 分,共 30 题,每小题 3 分) 1. C 2. C 3. D 4. C 5. B 6. C 7. B 8. D 9. B 10. A 11. A 12. C 13. B 14. D 15. C 16. D 17. C 18. B 19. D 20. A 21. A 22. D 23. A 24. C 25. B 26. A 27. A 28. B 29. C 30. A 二、判断题( 10 分,共 10 题,每小题 1 分) 1. 2. 3. 4. 5. 6. 7 . 8. 9. 10.