一位十进制加法器设计报告(总4页).doc

上传人:晟*** 文档编号:7426194 上传时间:2021-10-30 格式:DOC 页数:4 大小:223KB
下载 相关 举报
一位十进制加法器设计报告(总4页).doc_第1页
第1页 / 共4页
一位十进制加法器设计报告(总4页).doc_第2页
第2页 / 共4页
一位十进制加法器设计报告(总4页).doc_第3页
第3页 / 共4页
一位十进制加法器设计报告(总4页).doc_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

一位十进制加法器设计报告成员:一位十进制加法器1、 实验目的:1、进一步学习组合逻辑电路的设计方法;2、学习相关芯片的使用;3、学一位十进制加法器的原理,并设计一个一位十进制加法电路。二、设计原理:利用74HC283芯片,可以实现4为二进制数的相加运算,因此,对两个一位十进制数进行加运算时,应先把十进制数转化成二进制数,即进行编码,然后进行加运算,编码采用了两个8线-3线编码器串联组成的16线-4线编码器。对求和结果进行输出时,当结果是一位十进制数时,可以直接输出,而求和结果为二位十进制数时,需要将结果分成十位数字和个位数字,分别显示在两个七段数码显示器上,这就需要对输出结果进行处理,设计时用对要输出结果加六,并取后四位作为个位输出,十位输出为1。下面分介绍电路各个部分的设计方法与功能。1、 译码部分:电路设计如图一,CD4532为8线-3线译码器,输入和输出端均为高电平有效,即可以把07的十进制数转化为相应的二进制数输出。设计时用两

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 表格模板

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。