基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc

上传人:bo****9 文档编号:7517414 上传时间:2021-11-10 格式:DOC 页数:38 大小:55KB
下载 相关 举报
基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc_第1页
第1页 / 共38页
基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc_第2页
第2页 / 共38页
基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc_第3页
第3页 / 共38页
基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc_第4页
第4页 / 共38页
基于PXI总线的高速数字传输模块设计及正交解调的实现(一).doc_第5页
第5页 / 共38页
点击查看更多>>
资源描述

论文关键词:PXI总线DSP正交解调现场可编程门阵列FIFODDK论文摘要:PXI是PCI在仪器领域的扩展(PCI Extension for Instrumentation),其技术规范是NI公司于 1997年9月1日推出的,现已有60多家联盟。PCI局部总线可以在33 MHZ和32位数据通路的条件下达到峰值132 Mb/s的带宽,在66 MHZ和64位数据通路的条件下达到峰值528 Mb/s的带宽。PXI吸收了VXI的优点,同时受益于Compact PCI(CPCI),因而速度更快、结构坚固紧凑、系统可靠稳定,在射频和微波频带以下的低、中高频段可以替代VXI而且价格优势明显,深受广大用户欢迎,目前正朝气蓬勃地向商用与军用领域拓展。本文在研究 PXI总线规范的基础上,研究和设计了基于PXI总线的高速数字I/O卡,本文概要地介绍了PXI总线的发展和体系结构。在模块的设计中,经过方案对比采用了PCI9054加FPGA的PXI总线接口硬件设计;在数据存储方面选择了FIFO作为存储器,免去了地址信号,从而简化了电路设计和时序控制。采用ALTERA公司的FPGA设

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文资料库 > 毕业论文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。