精选优质文档-倾情为你奉上系统级封装(Sip)问题的研究1优势1.1较短的开发时间系统级封装产品研制开发的周期比较短,市场响应时间比较快。全新的SoC需要耗费大量的时间和金钱,许多产品(特别是消费类产品)不堪重负。例如,某些SoC的上市时间长达18个月,而SiP可以将该时间削减50%或更短。1.2满足小型化需求,缩短互联距离将原本各自独立的封装元件改成以SiP技术整合,便能缩小封装体积以节省空间,并缩短元件间的连接线路而使电阻降低,提升电性效果,最终呈现微小封装体取代大片电路载板的优势,又仍可维持各别晶片原有功能。系统级封装可以使多个封装合而为一, 从而显着减小封装体积、重量,减少IO引脚数,缩短元件之间的连线,有效传输信号。SiP可以将微处理器、存储器(如EPROM和DRAM)、FPGA、电阻器、电容和电感器合并在一个容纳多达四或五个芯片的封装中。与传统的IC封装相比,通常最多可节约80%的资源,并将重量降低90%。通过垂直集成,SiP也可以缩短互连距离。这样可以缩短信号延迟时间、降低噪音并减少电容效应,使信号速度更快。功率消耗也较低。