基于FPGA的8位数码管扫描显示电路设计(共7页).doc

上传人:晟*** 文档编号:8112340 上传时间:2021-11-17 格式:DOC 页数:7 大小:1,013KB
下载 相关 举报
基于FPGA的8位数码管扫描显示电路设计(共7页).doc_第1页
第1页 / 共7页
基于FPGA的8位数码管扫描显示电路设计(共7页).doc_第2页
第2页 / 共7页
基于FPGA的8位数码管扫描显示电路设计(共7页).doc_第3页
第3页 / 共7页
基于FPGA的8位数码管扫描显示电路设计(共7页).doc_第4页
第4页 / 共7页
基于FPGA的8位数码管扫描显示电路设计(共7页).doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上8位数码管扫描显示电路设计一、实验目的1、学习8位数码管扫描显示电路设计2、继续学习元件例化语句的使用3、继续学习VHDL的CASE语句应用及多层次设计方法二、实验原理图中所示的是8位数码扫描电路,其中每个数码管的8个段:h、g、f、e、d、c、b、a(h是小数点)都分别连在一起,8个数码管分别由8个选通信号k1、k2、k8来选择。被选通的数码管显示数据,其余关闭。如在某一时刻,k3为高电平,这是仅k3对应的数码管显示来自段信号端的数据,而其他7个数码管呈现关闭状态。根据这种电路状态,如果希望在8个数码管显示的数据,就必须通过选通信号k1、k2、k8分别单独选通,并在此同时,在段信号输入口加上希望在该对应数码管上显示的数据,于是选通信号的扫变,就能实现扫描显示的目的。实验内容一中clk是扫描时钟:SG为7段控制信号,由高位至低位分别接g、f、e、d、c、b、a7个段:BT是位选控制信号,接上图中的8个选通信号:k1、k2、k8。程序中cnt8是一个3位计数器,作为扫描计数信号,由进程P2生成;进程P3是7段

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。