基于FPGA的数字锁相环的设计(共27页).doc

上传人:晟*** 文档编号:8198896 上传时间:2021-11-18 格式:DOC 页数:27 大小:1.86MB
下载 相关 举报
基于FPGA的数字锁相环的设计(共27页).doc_第1页
第1页 / 共27页
基于FPGA的数字锁相环的设计(共27页).doc_第2页
第2页 / 共27页
基于FPGA的数字锁相环的设计(共27页).doc_第3页
第3页 / 共27页
基于FPGA的数字锁相环的设计(共27页).doc_第4页
第4页 / 共27页
基于FPGA的数字锁相环的设计(共27页).doc_第5页
第5页 / 共27页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上目 录专心-专注-专业第一章 锁相环的原理许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,原理框图如图3-1所示。锁相环的工作原理如下:1. 压控振荡器的输出经过采集并分频;2. 和输入信号同时输入鉴相器;3. 鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压;4. 控制VCO,使它的频率改变;5. 这样

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。