十六进制7段数码显示译码器设计实验报告(共14页).doc

上传人:晟*** 文档编号:8386130 上传时间:2021-11-21 格式:DOC 页数:13 大小:634KB
下载 相关 举报
十六进制7段数码显示译码器设计实验报告(共14页).doc_第1页
第1页 / 共13页
十六进制7段数码显示译码器设计实验报告(共14页).doc_第2页
第2页 / 共13页
十六进制7段数码显示译码器设计实验报告(共14页).doc_第3页
第3页 / 共13页
十六进制7段数码显示译码器设计实验报告(共14页).doc_第4页
第4页 / 共13页
十六进制7段数码显示译码器设计实验报告(共14页).doc_第5页
第5页 / 共13页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上实验名称:十六进制7段数码显示译码器设计实验目的:1 设计七段显示译码器2 学习Verilog HDL文本文件进行逻辑设计输入;3 学习设计仿真工具的使用方法;工作原理:7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是二进制的,所以输出表达都是十六进制的,为了满足十六进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。例如6-18作为7段译码器,输出信号LED7S的7位分别接图6-17数码管的7个段,高位在左,低位在右。例如当LED7S输出为“”时,数码管的7个段g,f,e,d,c,b,a分别接1,1,0,1,1,0,1;接有高电平的段发亮,于是数码管显示“5”。注意,这里没有考虑表示小数点的发光管,如果要考虑,需要增加段h,例6-18中的LED7S:OUT STD_LOGIC_VECTOR(6 DOWNTO 0)应改为(7 DOWNTO 0)。实验内容1:将设计好的VHDL译码器程序在Quartus I

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。