精选优质文档-倾情为你奉上1、 题型填空10*2 简答4*5 分析3*10(程序分析,画出对应波形图;给出程序,画出电路) 设计2*15(要求条例分明,逻辑清晰)2、 考点一、EDA设计流程1、 EDA设计流程:设计输入、综合、适配、时序仿真及功能仿真、编程下载、硬件测试2、 设计输入:图形输入、HDL文本输入。图形输入:原理图输入、状态图输入和波形图输入。3、 时序仿真:接近真实器件运行特性的仿真,仿真文件中包含了器件硬件特性参数,仿真精度高。4、 功能仿真:直接对VHDL、原理图描述或其他描述形式的逻辑功能进行测试,以了解其实现的功能是否满足原设计要求,仿真过程不涉及任何具体器件的硬件特性。设计耗时短,对硬件库、综合器等没有任何要求。一般先进行功能测试再进行时序仿真。二、FPGA/CPLD 1、CPLD:乘积项原理 FPGA:查找表原理三、有限状态机设计 1、状态编码:状态位直接输出型编码、顺序编码、一位热键编码 2、状态位直接输出型编码:将状态编码直接输出作为控制信号,即output=state