基于FPGA简易数字频率计设计(共45页).doc

上传人:晟*** 文档编号:8438986 上传时间:2021-11-21 格式:DOC 页数:46 大小:1.05MB
下载 相关 举报
基于FPGA简易数字频率计设计(共45页).doc_第1页
第1页 / 共46页
基于FPGA简易数字频率计设计(共45页).doc_第2页
第2页 / 共46页
基于FPGA简易数字频率计设计(共45页).doc_第3页
第3页 / 共46页
基于FPGA简易数字频率计设计(共45页).doc_第4页
第4页 / 共46页
基于FPGA简易数字频率计设计(共45页).doc_第5页
第5页 / 共46页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上 专心- 专注- 专业 毕业设计 基于FPGA 的简易数字频率计设计 学 院: 信息科学技术学院 电子科学与技术 黄锐填 专 业: 姓 名: 指导老师: 张应省 黄相杰 学 号: 职 称: 副教授 助教 中国珠海精选优质文档-倾情为你奉上 专心- 专注- 专业 二一年 五月精选优质文档-倾情为你奉上 专心- 专注- 专业 基于FPGA的简易数字频率计设计 摘要 本设计是基于FPGA的一个简易数字频率计,利用Verilog硬件描述语言设计实现了频 率计内部功能模块,采用了等精度测量的方法,并结合NIOS软核CPU嵌入FPGA,构成SOPC 系统,利用NIOS软核对数据浮点运算处理,管理人机交换界面实时显示,跟传统FPGA+单 片机的多芯片系统方案相比更加灵活,系统体积小和功耗小等优势,具备软硬件在系统 可编程的功能。 本设计测量频率的方法采用的是等精度测量法,相比直接测频法和测周法有精度更 高的特点。前端信号输入调理采用宽带放大器AD811对微弱信号进行放大,经过比较器整 形调理后,FPGA进行采用测量,系统实时性好,精度高。 关键词:等精度 频率计 FPGA

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。