异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc

上传人:晟*** 文档编号:8516303 上传时间:2021-11-23 格式:DOC 页数:6 大小:191.50KB
下载 相关 举报
异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc_第1页
第1页 / 共6页
异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc_第2页
第2页 / 共6页
异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc_第3页
第3页 / 共6页
异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc_第4页
第4页 / 共6页
异步FIFO结构及FPGA设计----跨时钟域设计(共5页).doc_第5页
第5页 / 共6页
点击查看更多>>
资源描述

精选优质文档-倾情为你奉上异步FIFO结构及FPGA设计 -跨时钟域设计1、异步FIFO介绍在现代的集成电路芯片中,随着设计规模的不断扩大,一个系统中往往含有数个时钟。多时钟域带来的一个问题就是,如何设计异步时钟之间的接口电路。异步 FIFO(First In First Out)是解决这个问题一种简便、快捷的解决方案。使用异步FIFO可以在两个不同时钟系统之间快速而方便地传输实时数据。在网络接口、图像处理等方面, 异步FIFO得到了广泛的应用。异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个高可靠性、高速的异步FIFO电路便成为一个难点。本文介绍解决这一问题的一种方法。由图1可以看出:整个系统分为两个完全独立的时钟域读时钟域和写时间域;FIFO的存储介质为一块双端口RAM,可以同时进行读写操作。在写时钟域部分,由写地址产生逻辑产生写控制信号和写地址;读时钟部分由读地址产生逻辑产生读控制信号和读地址。在空/满标志产

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。