fpga学习笔记1分频电路设计(共5页).doc

上传人:晟*** 文档编号:9012902 上传时间:2021-12-02 格式:DOC 页数:5 大小:16.50KB
下载 相关 举报
fpga学习笔记1分频电路设计(共5页).doc_第1页
第1页 / 共5页
fpga学习笔记1分频电路设计(共5页).doc_第2页
第2页 / 共5页
fpga学习笔记1分频电路设计(共5页).doc_第3页
第3页 / 共5页
fpga学习笔记1分频电路设计(共5页).doc_第4页
第4页 / 共5页
fpga学习笔记1分频电路设计(共5页).doc_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

精选优质文档-倾情为你奉上FPGA学习笔记1分频电路设计 分频就是用一个时钟信号通过一定的电路结构变成不同频率的时钟信号,这里介绍一下整数分频电路的设计方法。整数分频电路有偶数分频和奇数分频两种,我们以实现占空比为50%的分频电路为例子来解释一下分频电路设计的基本原理。假设时钟周期为T,则二分频后输出的时钟周期为2T,三分频后输出的时钟周期为3T,N分频后输出的时钟周期为NT,这是设计分析的基本思路。 1.偶数分频实现 二分频电路设计 二分频电路的实现是最为简单的,只需要用一个D触发器便能实现,因为D触发的输出值每隔一个输入时钟周期T才更新一次值,所以我们只要每次D触发器寄存值的时候把它的输出值取反就可以了,这样它的高电平持续时间为T,低电平持续时间也为T,则为二分频。具体的代码如下所示。 module clkdiv(clk,rst_n,clk_2); input clk,rst_n; output clk_2; reg q; always (posedge clk or negedge rst_n) if(!rst_n)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 实用文档资料库 > 公文范文

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。