5 锁存器和触发器 教学基本要求 1、掌握锁存器、触发器的电路结构和工作原理 2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能 3、正确理解锁存器、触发器的动态特性1、时序逻辑电路与锁存器、触发器: 时序逻辑电路: 概述 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅 与该当前的输入信号有关,而且与此前电路的状态有关。 具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个 锁存器或触发器能存储一位二进制码。 2、锁存器与触发器 共同点: 不同点: 锁存器-对脉冲电平敏感的存储 电路,在特定输入脉冲电平作用下 改变状态。 触发器-对脉冲边沿敏感的存储电 路,在时钟脉冲的上升沿或下降沿 的变化瞬间改变状态。双稳态存储单元电路 双稳态的概念 反馈 双稳态存储单元电路 电路有两个互补的输出端 Q端的状态定义为电路输出 状态。 双稳态电路的特点是:它有两个 稳定状态,在没有外来触发信号的作 用下。电路始终处于原来的稳定状态 。由于它具有两个稳定状态,故