存储器及其组成设计.PPT

上传人:天*** 文档编号:972945 上传时间:2018-11-10 格式:PPT 页数:27 大小:928KB
下载 相关 举报
存储器及其组成设计.PPT_第1页
第1页 / 共27页
存储器及其组成设计.PPT_第2页
第2页 / 共27页
存储器及其组成设计.PPT_第3页
第3页 / 共27页
存储器及其组成设计.PPT_第4页
第4页 / 共27页
存储器及其组成设计.PPT_第5页
第5页 / 共27页
点击查看更多>>
资源描述

1、第 3 章存储器及其组成设计在现代计算机中 ,存储器处于全机中心地位3.1 概述存储器运算器控制器输入输出存储容量 ( Memory Capacity ) H 存储容量指存储器可以存储的二进制信息量。存储容量 =字数 字长如:一个存储器能存储 1024个字,字长 8位,则存储器容量可用 1024 8表示H 微机中的存储器一般都是以字节( 8位)进行编址,即总是认为一个字节是 “基本 ”的字长。常用 B表示 H 存储单元数一般用 K、 M、 G、 T表示1K=10241M=1024K=1024*10241G=1024M1T=1024G 10000101半导体存储器 只读 存储器 ROM 随机读写

2、存储器RAM 掩膜 ROM 可编程 ROM ( PROM ) 可擦除 ROM ( EPPROM ) 电擦除 ROM ( E2PROM ) 静态 RAM ( SRAM ) 动态 RAM ( DRAM ) 半导体存储器1. 存储体存储体 一个基本存储电路只能存储一个二进制位。 将基本的存储电路有规则地组织起来,就是存储体。 存储体又有不同的组织形式 :将各个字的 同一位 组织在一个芯片中,如: 8118 16K*1( DRAM)将各个字的 4位 组织在一个芯片中, 如: 2114 1K*4 ( SRAM) 将各个字的 8位 组织在一个芯片中, 如: 6116 2K*8 ( SRAM)。 2. 外围

3、电路外围电路 为了区别不同的存储单元,以地址号来选择不同的存储单元。 于是电路中要有 地址译码器 、 I/O电路 、 片选控制端 CS、 输出缓冲器 等 外围电路外围电路三 . 存储器(芯片)结构与存储原理单元地址00000001.XXXX存储单元存储元存储体故:故: 存储器(芯片)存储器(芯片) = 存储体存储体 + 外围电路外围电路存储器内部框图存储体列地址译码地址输入缓冲行地址译码控制逻辑数据缓冲A0An/WE/OE/CSI/O1I/Ox3.2 微型计算机系统中的存储器组织 现代计算机中的存储器处于全机中心地位容量大,速度快,成本低 为解决三者之间的矛盾,目前通常采用 多级存储器体系结构

4、 ,即使用 高速缓冲存储器、主存储器和外存储器 。 对存储器的要求是:寄存器Cache主存储器辅助存储器存储器的基本组织(1) 与 CPU的连接主要是 地址线、控制线、数据线 的连接。(2) 多个芯片连接 设计的 存储器容量与实际提供的存储器多有不符。实际使用时,需进行 字和位扩展 (多个芯片连接),组成所需要的实际的存储器例如:存储器容量为 8K8,若选用 2114芯片 (1K 4),则需要:A0A12D0D7( 1) 位扩展法只在位数方向进行扩展(加大字长),而存储器的字数与存储器芯片字数一致。连接时将各芯片地址线的相应位及各控制线 并联 ,而数据线分别接到数据总线的 各位。用 8K1位芯片组成 8K8位的存储器需要 8个芯片,各芯片地址线、 CS和 WE 分别连接在一起,数据线各自独立(每片 1位)CSWE

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 重点行业资料库 > 1

Copyright © 2018-2021 Wenke99.com All rights reserved

工信部备案号浙ICP备20026746号-2  

公安局备案号:浙公网安备33038302330469号

本站为C2C交文档易平台,即用户上传的文档直接卖给下载用户,本站只是网络服务中间平台,所有原创文档下载所得归上传人所有,若您发现上传作品侵犯了您的权利,请立刻联系网站客服并提供证据,平台将在3个工作日内予以改正。