基本RS触发器 同步触发器 边沿触发器 维持阻塞D触发器 (又称维阻D触发器) 第5章 触发器 触发器(Flip Flop,简写为FF)是 具有记忆功能的单元电路,由门电路构 成,专门用来接收存储输出0、1代码。 它有双稳态、 单稳态和无稳态触发器( 多谐振荡器)等几种。 5.1 概述上升沿、下降沿触发器和高电平、 低电平触发器。 触发器的两个特点 它有两个稳定状态,“0”和“1” 。 在输入信号作用下,两个稳态可相互转换。 RS、 JK、D、T和T型触发器 基本、 同步、主从、维持阻塞和边沿型触发器 按功能分 按结构分 按触发方式分触发器的逻辑功能的描述 状态表 特征方程式 状态转换图 激励表 波形图一、电路组成 它由两个与非门(或者或非门)的输入和输出 交叉连接而成,如图5.2.1所示,有两个输入端R和 S(又称触发信号端);R为复位端,当R有效时,Q 变为0,故也称R为置0端;S为置位端,当S有效时 ,Q变为1,称S为置“1”端;还有两个互补输出端 Q和Q。当Q=1,Q =0; 反之亦然。 5.2 基本RS触发器 (a) 逻辑图; (b) 逻辑符号; (c) 逻辑符号 图5.2.